| 摘要 | 第1-6页 |
| ABSTRACT | 第6-11页 |
| 第1章 绪论 | 第11-15页 |
| ·剖面声纳概述 | 第11-12页 |
| ·剖面声纳多通道数据采集系统的课题背景与意义 | 第12-13页 |
| ·论文主要内容 | 第13-15页 |
| 第2章 剖面声纳数据采集处理系统功能及结构 | 第15-22页 |
| ·剖面声纳工作原理及结构 | 第15-17页 |
| ·剖面声纳工作原理 | 第15-16页 |
| ·剖面声纳系统结构 | 第16-17页 |
| ·剖面声纳系统接收部分功能指标 | 第17页 |
| ·剖面声纳数据采集系统总体结构及技术指标 | 第17-19页 |
| ·总体功能和结构 | 第17-18页 |
| ·系统技术指标 | 第18-19页 |
| ·剖面声纳数据处理系统结构功能 | 第19-21页 |
| ·本章小结 | 第21-22页 |
| 第3章 多通道数据采集系统硬件电路设计 | 第22-51页 |
| ·信号调理部分电路设计 | 第22-27页 |
| ·集成运放的选择 | 第22-23页 |
| ·二级放大电路 | 第23-24页 |
| ·单端转差分电路 | 第24-25页 |
| ·二阶低通滤波电路 | 第25-26页 |
| ·电平偏置电路 | 第26-27页 |
| ·模拟电路技术指标 | 第27页 |
| ·数据采集板单元电路和外围电路设计 | 第27-35页 |
| ·模数转换电路 | 第28-29页 |
| ·数据缓冲电路设计 | 第29-30页 |
| ·数据上传电路 | 第30-31页 |
| ·电源电路设计 | 第31-34页 |
| ·时钟电路设计 | 第34-35页 |
| ·数据采集主控芯片选择及电路设计 | 第35-42页 |
| ·FPGA概述 | 第35-36页 |
| ·FPGA的分类和使用 | 第36-37页 |
| ·ACEX1K系列FPGA的特点及主控FPGA芯片的选择 | 第37-39页 |
| ·ACEX1K系列FPGA配置方法 | 第39-42页 |
| ·数据校验电路设计 | 第42-48页 |
| ·DSP概述 | 第43页 |
| ·TMS320VC33概述 | 第43-45页 |
| ·FLASH芯片概述及其与DSP接口电路设计 | 第45-46页 |
| ·DSP与FPGA接口电路设计 | 第46-47页 |
| ·DSP电源以及复位电路设计 | 第47-48页 |
| ·电路设计中的几个关键问题 | 第48-50页 |
| ·电磁兼容设计中的去耦电容 | 第48-49页 |
| ·混合信号PCB板的分区设计 | 第49-50页 |
| ·本章小结 | 第50-51页 |
| 第4章 数据采集传输系统软件设计 | 第51-67页 |
| ·FPGA数据传输逻辑功能设计 | 第51-61页 |
| ·FPGA对ADC和D触发器的逻辑控制 | 第52-54页 |
| ·数据符号扩展和打包 | 第54-55页 |
| ·数据传输电路的FPGA实现 | 第55-58页 |
| ·FIFO模块设计 | 第58-59页 |
| ·数据的重列与打包 | 第59-61页 |
| ·数据校验软件实现 | 第61-64页 |
| ·FPGA数据缓冲功能实现 | 第62-63页 |
| ·DSP软件实现 | 第63-64页 |
| ·数据采集板与处理板的联调 | 第64-65页 |
| ·本章小结 | 第65-67页 |
| 结论 | 第67-69页 |
| 参考文献 | 第69-72页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第72-73页 |
| 致谢 | 第73-74页 |
| 附录 | 第74页 |