片上网络体系结构和关键通信技术研究
摘要 | 第1-7页 |
ABSTRACT | 第7-20页 |
第一章 绪论 | 第20-29页 |
·NOC技术的发展概况 | 第21-23页 |
·国内外研究现状 | 第23-27页 |
·本文结构和开展的工作 | 第27-29页 |
第二章 NOC拓扑结构研究 | 第29-55页 |
·NOC拓扑结构简介 | 第30-31页 |
·Mesh NOC和Torus NOC | 第31-36页 |
·拓扑研究 | 第31-33页 |
·路由算法 | 第33-36页 |
·MDP NOC | 第36-45页 |
·提出该结构的背景 | 第36-37页 |
·路由节点的位置变换 | 第37-39页 |
·通信链路的连接 | 第39-41页 |
·性能仿真 | 第41-44页 |
·小结 | 第44-45页 |
·CDH NOC | 第45-54页 |
·提出背景 | 第45页 |
·CDH路由节点的重新标识 | 第45-51页 |
·CDH路由算法 | 第51-52页 |
·仿真结果 | 第52-54页 |
·小节 | 第54页 |
·本章总结 | 第54-55页 |
第三章 NOC路由节点微结构 | 第55-89页 |
·NOC路由节点的简介 | 第55-62页 |
·输入缓存(Input Queuing) | 第55-56页 |
·输出缓存(Output Queuing) | 第56页 |
·虚拟输出缓存(VOQ) | 第56页 |
·结合的输入/输出缓存(CIOQ) | 第56-57页 |
·NI(Network Interface)接口 | 第57-61页 |
·本文将论述的路由节点 | 第61-62页 |
·基于输入缓存的路由节点微结构 | 第62-69页 |
·输入模块 | 第62-68页 |
·输出模块 | 第68-69页 |
·基于输出缓存和VOQ的路由节点的微结构设计 | 第69-77页 |
·微结构设计 | 第69-72页 |
·路由节点微结构的实现 | 第72页 |
·路由节点的性能评估 | 第72-74页 |
·VOQ和FIFO OUT的大小选择 | 第74-77页 |
·可设置仲裁优先程度的路由节点微结构 | 第77-87页 |
·路由节点结构 | 第78页 |
·Lottery仲裁器的实现 | 第78-80页 |
·TUM机制 | 第80-81页 |
·性能仿真结果 | 第81-83页 |
·针对具体应用的仿真 | 第83-87页 |
·本章总结 | 第87-89页 |
第四章 NOC中互联通信问题研究 | 第89-126页 |
·双模NOC结构设计 | 第89-98页 |
·黑总线结构 | 第90-94页 |
·双模NOC的网络拓扑 | 第94页 |
·双模NOC路由节点的结构 | 第94-97页 |
·双模NOC模式的RTL仿真 | 第97-98页 |
·基于ID号绑定的NOC数据传输方式 | 第98-110页 |
·提出背景 | 第98-99页 |
·基本原理 | 第99-100页 |
·具体方案设计 | 第100-107页 |
·网络性能评估 | 第107-110页 |
·小结 | 第110页 |
·NOC中存储资源优化策略 | 第110-125页 |
·提出背景 | 第110-111页 |
·NOC中的存储资源分配问题 | 第111-115页 |
·缓存分配算法 | 第115-120页 |
·仿真结果 | 第120-124页 |
·小结 | 第124-125页 |
·本章总结 | 第125-126页 |
第五章 NOC软件仿真验证工具 | 第126-141页 |
·仿真平台的架构 | 第126-127页 |
·平台的扩展性 | 第127页 |
·网络模型 | 第127-129页 |
·网络拓扑 | 第127-128页 |
·路由算法 | 第128-129页 |
·节点模型 | 第129-131页 |
·网络通信模式建模 | 第131-132页 |
·功耗仿真工具的使用 | 第132-134页 |
·仿真实例 | 第134-139页 |
·本章结论 | 第139-141页 |
第六章 NOC硬件仿真平台 | 第141-154页 |
·片上网络硬件测试平台设计思想 | 第141页 |
·测试平台的硬件构架 | 第141-145页 |
·正在开发的NOC硬件平台 | 第145-147页 |
·硬件仿真实例 | 第147-152页 |
·本章总结 | 第152-154页 |
第七章 总结 | 第154-157页 |
·论文总结 | 第154-155页 |
·进一步的工作 | 第155-157页 |
致谢 | 第157-158页 |
参考文献 | 第158-166页 |
攻博期间取得的研究成果 | 第166页 |