一种低相噪毫米波频率合成器的研制
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-11页 |
| 第一章 绪论 | 第11-14页 |
| ·频率合成技术概述 | 第11-12页 |
| ·课题简介及论文的主要工作 | 第12-14页 |
| 第二章 频综的性能分析以及关键部件特性 | 第14-34页 |
| ·频综的性能分析以及关键部件特性 | 第14-19页 |
| ·单音信号中的相位噪声杂散理论 | 第14-16页 |
| ·时钟抖动 | 第16-19页 |
| ·频综关键部件的特性 | 第19-31页 |
| ·锁相环 | 第19-25页 |
| ·直接数字频率合成(DDS) | 第25-28页 |
| ·分频器 | 第28-29页 |
| ·模拟混频器 | 第29-31页 |
| ·各类频综方案的性能分析 | 第31-34页 |
| ·整数分频与分数分频 | 第31-32页 |
| ·混合式频率合成方案 | 第32-34页 |
| 第三章 系统方案设计 | 第34-44页 |
| ·项目指标 | 第34页 |
| ·方案设计 | 第34-42页 |
| ·方案结构设计 | 第34-36页 |
| ·相位噪声水平分析 | 第36-37页 |
| ·杂散水平分析 | 第37-42页 |
| ·腔体设计 | 第42-44页 |
| 第四章 频综部分关键电路设计与调试 | 第44-56页 |
| ·LFM 信号的产生 | 第44-46页 |
| ·DDS 芯片的选择 | 第44-45页 |
| ·DDS 芯片的调试 | 第45-46页 |
| ·C 波段锁相跳频源 | 第46-49页 |
| ·锁相环芯片 | 第46-47页 |
| ·方案设计 | 第47页 |
| ·ADIsimPLL 仿真结果 | 第47-49页 |
| ·X 波段锁相本振源 | 第49-53页 |
| ·鉴相频率的选择 | 第49页 |
| ·环路滤波器的设计 | 第49-50页 |
| ·相位噪声的ADS 仿真结果及分析 | 第50-53页 |
| ·五倍频电路 | 第53-54页 |
| ·微带滤波器 | 第54-56页 |
| 第五章 测试结果与分析 | 第56-62页 |
| ·测试结果 | 第56-61页 |
| ·相位噪声 | 第56-57页 |
| ·杂散 | 第57-60页 |
| ·跳频时间 | 第60-61页 |
| ·功率平坦度 | 第61页 |
| ·结果分析与问题 | 第61-62页 |
| 结论 | 第62-63页 |
| 致谢 | 第63-64页 |
| 参考文献 | 第64-68页 |
| 攻硕期间取得的研究成果 | 第68-69页 |
| 附录A 频率合成器实物照片 | 第69-71页 |