| ABSTRACT | 第1-6页 |
| 摘要 | 第6-13页 |
| 引言 | 第13-15页 |
| 1 概述 | 第15-21页 |
| ·课题的来源及背景 | 第15-17页 |
| ·国内外高速数据采集系统研究现状 | 第17-18页 |
| ·论文研究的主要内容及难点 | 第18页 |
| ·系统的性能指标 | 第18页 |
| ·系统设计难点 | 第18页 |
| ·系统设计方案 | 第18-19页 |
| ·论文中应用的主要元器件 | 第19-20页 |
| ·论文结构安排 | 第20页 |
| ·本章总结 | 第20-21页 |
| 2 FPGA的原理及 VHDL语言 | 第21-29页 |
| ·FPGA简介 | 第21-22页 |
| ·FPGA的编程工艺 | 第22-23页 |
| ·基于 FPGA的系统开发流程 | 第23页 |
| ·FPGA的应用范围 | 第23-25页 |
| ·VHDL语言简介 | 第25页 |
| ·VHDL的特点及基本结构 | 第25-26页 |
| ·VHDL的设计流程及优点 | 第26-28页 |
| ·本章总结 | 第28-29页 |
| 3 IEEE1394总线及其它总线 | 第29-43页 |
| ·计算机总线概述 | 第29页 |
| ·IEEE1394总线简介 | 第29-31页 |
| ·IEEE1394总线特点 | 第31-32页 |
| ·IEEE1394总线的体系结构及协议结构 | 第32-34页 |
| ·IEEE1394总线的体系结构 | 第32-33页 |
| ·IEEE1394总线的协议结构 | 第33-34页 |
| ·IEEE1394总线通讯模型 | 第34-36页 |
| ·IEEE1394总线的物理接口 | 第36-38页 |
| ·IEEE1394总线与其它总线比较 | 第38-39页 |
| ·IEEE1394总线与USB的比较 | 第38页 |
| ·IEEE1394总线与并行总线比较 | 第38-39页 |
| ·IEEE1394总线与其他接口速度的比较 | 第39页 |
| ·IEEE1394总线的应用范围 | 第39-41页 |
| ·本章总结 | 第41-43页 |
| 4 系统的硬件设计 | 第43-71页 |
| ·数据采集理论基础 | 第43-48页 |
| ·采样定理 | 第44-45页 |
| ·量化与编码 | 第45-46页 |
| ·孔径时间 | 第46-48页 |
| ·系统结构 | 第48-67页 |
| ·系统硬件结构总体框图 | 第48-50页 |
| ·传感器简介 | 第50页 |
| ·信号预处理电路 | 第50-56页 |
| ·A/D转换器 | 第56-59页 |
| ·FIFO存储器 | 第59-61页 |
| ·FPGA逻辑控制电路 | 第61-62页 |
| ·IEEE1394总线控制器—TSB43AA82简介 | 第62-64页 |
| ·其它部分电路 | 第64-67页 |
| ·系统工作过程 | 第67-69页 |
| ·数据采集系统的工作流程 | 第67页 |
| ·系统上电和初始化 | 第67-68页 |
| ·数据预处理和逻辑控制 | 第68页 |
| ·DMA传输 | 第68-69页 |
| ·计算机处理/存储 | 第69页 |
| ·本章总结 | 第69-71页 |
| 5 系统的软件设计 | 第71-85页 |
| ·FPGA控制程序的设计 | 第71-80页 |
| ·系统的控制要求 | 第71页 |
| ·系统的基本控制逻辑 | 第71页 |
| ·控制程序设计 | 第71-80页 |
| ·系统驱动程序的设计 | 第80-82页 |
| ·系统应用程序设计 | 第82-84页 |
| ·本章总结 | 第84-85页 |
| 6 系统仿真结果及分析 | 第85-91页 |
| ·系统仿真结果 | 第85-88页 |
| ·结果分析 | 第88-91页 |
| 7 系统的干扰及抗干扰设计 | 第91-97页 |
| ·系统干扰分析 | 第91-92页 |
| ·系统抗干扰设计 | 第92-95页 |
| ·硬件抗干扰设计 | 第92-93页 |
| ·软件抗干扰设计 | 第93-95页 |
| ·本章总结 | 第95-97页 |
| 8 结论与展望 | 第97-99页 |
| ·结论 | 第97页 |
| ·高速数据采集系统的展望 | 第97-99页 |
| 参考文献 | 第99-101页 |
| 致谢 | 第101-103页 |
| 作者简介 | 第103页 |