摘要 | 第1-5页 |
ABSTRACT | 第5-13页 |
第一章 引言 | 第13-17页 |
·选题背景 | 第13页 |
·论文研究的目的和意义 | 第13-14页 |
·DDS 技术的研究现状 | 第14-16页 |
·本论文的主要工作 | 第16-17页 |
第二章 D/A 转换器相关介绍 | 第17-31页 |
·D/A 转换器总体结构 | 第17-25页 |
·并行数据端口接口 | 第18-19页 |
·串行外围接口 | 第19-20页 |
·满程电流调节单元 | 第20-21页 |
·14 位D/A 转换器内核 | 第21-25页 |
·10 位偏移调节D/A 转换器 | 第25页 |
·D/A 转换器参数测试方法 | 第25-28页 |
·D/A 转换器功能验证方案 | 第28-30页 |
·本章小结 | 第30-31页 |
第三章 基于CORDIC 算法的DDS 原理与性能分析 | 第31-43页 |
· | 第31-35页 |
·DDS 工作原理 | 第31-33页 |
·DDS 传统结构 | 第33-34页 |
·DDS 性能特点 | 第34-35页 |
·DDS 杂散分析 | 第35页 |
·CORDIC 算法在DDS 中的应用 | 第35-42页 |
·CORDIC 算法工作原理 | 第36-38页 |
·CORDIC 算法的性能分析 | 第38-39页 |
·CORDIC 算法的改进 | 第39-41页 |
·CORDIC 算法参数选择 | 第41-42页 |
·本章小节 | 第42-43页 |
第四章 高速DDS 的FPGA 设计与实现 | 第43-67页 |
·高速DDS 方案设计 | 第43-46页 |
·设计流程 | 第43-44页 |
·FPGA 介绍 | 第44页 |
·设计遵守的规范说明 | 第44-45页 |
·设计模块划分 | 第45-46页 |
·设计指标 | 第46页 |
·关键模块设计 | 第46-57页 |
·相位累加器设计 | 第47-51页 |
·相-幅转换器设计 | 第51-57页 |
·综合与仿真 | 第57-66页 |
·本章小结 | 第66-67页 |
第五章 D/A 转换器应用演示平台设计 | 第67-83页 |
·高速PCB 的传输线效应 | 第67-69页 |
·Cadence 软件的信号完整性分析 | 第69-72页 |
·硬件电路设计 | 第72-78页 |
·电源模块 | 第73-74页 |
·时钟与复位模块 | 第74-75页 |
·D/A 转换器模块 | 第75-76页 |
·FPGA 模块 | 第76-77页 |
·Flash 配置芯片模块 | 第77页 |
·滤波器和接口模块 | 第77-78页 |
·调试与验证 | 第78-82页 |
·调试心得 | 第78-80页 |
·系统验证结果 | 第80-82页 |
·本章小结 | 第82-83页 |
第六章 总结与展望 | 第83-84页 |
致谢 | 第84-85页 |
参考文献 | 第85-87页 |
个人简历、在学期间的研究成果及发表的学术论文 | 第87-88页 |