摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 引言 | 第9-12页 |
·自动测试系统简介 | 第9页 |
·课题研究的意义和发展的现状 | 第9-10页 |
·课题任务 | 第10-11页 |
·本文结构安排 | 第11-12页 |
第二章 数字I/O 的总体方案设计 | 第12-18页 |
·数字I/O 模块的性能指标要求 | 第12-13页 |
·数字 I/O 模块整体框架与方案组成 | 第13-15页 |
·数字 I/O 模块工作平台说明 | 第15-16页 |
·数字 I/O 模块工作模式说明 | 第16-17页 |
·数字I/O 数据流介绍 | 第17-18页 |
第三章 CPCI 总线数字I/O 硬件设计 | 第18-31页 |
·CPCI 总线接口设计 | 第18-23页 |
·CPCI 总线简介 | 第18-19页 |
·CPCI 总线配置寄存器 | 第19-20页 |
·CPCI 总线接口芯片 PCI9030 简介 | 第20-21页 |
·CPCI 总线接口电路设计 | 第21-23页 |
·FPGA 配置电路设计 | 第23-24页 |
·数字I/O 存储器电路设计 | 第24-26页 |
·FM25L256B 简介 | 第24-25页 |
·FM25L256B 电路设计 | 第25-26页 |
·数字I/O 双向电平驱动电路设计 | 第26-29页 |
·SN74CBTD3384 驱动芯片简介 | 第26-27页 |
·SN74CBTD3384 电路设计 | 第27页 |
·MAX3490E 简介 | 第27-28页 |
·MAX3490E 电路设计 | 第28-29页 |
·数字I/O 电源电路设计 | 第29-31页 |
第四章 CPCI 总线数字I/O 逻辑设计 | 第31-59页 |
·控制逻辑总体设计 | 第31-36页 |
·数字I/O 控制逻辑介绍 | 第32-34页 |
·FPGA 与CPLD 之间的通信 | 第34-35页 |
·数字I/O 数据上传选择逻辑设计 | 第35-36页 |
·CPCI 总线接口逻辑设计 | 第36-37页 |
·地址译码逻辑设计 | 第37-38页 |
·数字I/O 离散工作模块逻辑设计 | 第38-39页 |
·LVTTL 电平双向I/O 逻辑设计 | 第38-39页 |
·RS422 电平离散输入输出逻辑设计 | 第39页 |
·数字I/O 图形工作模块逻辑设计 | 第39-51页 |
·FM25L256B 时序简介 | 第40-41页 |
·数字I/O 模块图形数据发送逻辑设计 | 第41-46页 |
·数字I/O 模块周期数据发送逻辑设计 | 第46-47页 |
·数字 I/O 模块 RS422 电平 3 路数据采集逻辑设计 | 第47-51页 |
·RS422 电平 UART 逻辑设计 | 第51-55页 |
·FIFO 操作介绍 | 第52-53页 |
·UART 接收模块逻辑设计 | 第53-55页 |
·LVTTL 电平计数器逻辑设计 | 第55-59页 |
·计数器原理 | 第55-56页 |
·计数器逻辑设计 | 第56-59页 |
第五章 数字I/O 模块调试与验证 | 第59-66页 |
·上位机软件介绍 | 第59-60页 |
·数字I/O 模块调试说明 | 第60-64页 |
·数字I/O 模块硬件调试 | 第60-61页 |
·数字I/O 模块功能调试 | 第61-64页 |
·模块调试过程中的问题及解决方法 | 第64-66页 |
第六章 结论 | 第66-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-69页 |
附录 | 第69-70页 |
攻硕期间取得的成果 | 第70-71页 |