无损数据压缩与解压缩的软件及硬件实现
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-13页 |
·课题的背景及意义 | 第9-10页 |
·数据压缩领域的研究现状 | 第10-12页 |
·本文主要研究内容 | 第12-13页 |
第二章 数据压缩的理论基础 | 第13-23页 |
·信息论基础 | 第13页 |
·数据压缩的标准 | 第13-15页 |
·数据压缩的分类 | 第15-17页 |
·可逆压缩 | 第15页 |
·不可逆压缩 | 第15页 |
·数据压缩实用技术 | 第15-17页 |
·常用无损压缩算法 | 第17-22页 |
·霍夫曼编码 | 第17-18页 |
·游程编码算法 | 第18-19页 |
·算术编码 | 第19页 |
·LZW 编码 | 第19-22页 |
·小结 | 第22-23页 |
第三章 LZW 算法的建模及优化 | 第23-44页 |
·LZW 算法压缩与解压过程 | 第23-25页 |
·字典查询方式优化 | 第25-28页 |
·字典管理策略优化 | 第28-36页 |
·字典初始化 | 第29-30页 |
·经典算法的字典管理策略 | 第30-32页 |
·一次改进算法的字典管理策略 | 第32-33页 |
·二次改进算法的字典管理策略 | 第33-35页 |
·本设计使用算法的字典管理策略 | 第35-36页 |
·字典参数的优化 | 第36-39页 |
·解压阶段的优化 | 第39-41页 |
·Verilog 功能仿真 | 第41-43页 |
·小结 | 第43-44页 |
第四章 系统的硬件实现 | 第44-59页 |
·系统实现方案 | 第44-47页 |
·PC 到FPGA 的数据传输 | 第44-45页 |
·UART 通信协议和RS232C 协议 | 第45-46页 |
·PC 与FPGA 的通信协议 | 第46-47页 |
·FPGA 芯片选择 | 第47-48页 |
·外围电路及接口设计 | 第48-49页 |
·FPGA 的JTAG 设计 | 第49-50页 |
·FPGA 设计与实现 | 第50-57页 |
·顶层模块 | 第50-52页 |
·DCM 模块 | 第52页 |
·数据压缩模块 | 第52-53页 |
·数据解压模块 | 第53-54页 |
·UART 数据通信模块 | 第54-55页 |
·字典模块 | 第55-56页 |
·数据缓存模块 | 第56-57页 |
·小结 | 第57-59页 |
第五章 仿真及测试 | 第59-75页 |
·压缩模块功能仿真 | 第59-61页 |
·解压模块功能仿真 | 第61-62页 |
·系统综合仿真 | 第62-65页 |
·硬件测试 | 第65-72页 |
·软件压缩和硬件压缩对比 | 第65-68页 |
·软件解压与硬件解压对比 | 第68-72页 |
·系统潜在问题分析 | 第72-74页 |
·缓存空间问题 | 第73页 |
·通信命令问题 | 第73-74页 |
·本章 小结 | 第74-75页 |
第六章 总结和展望 | 第75-78页 |
·总结 | 第75-77页 |
·展望 | 第77-78页 |
致谢 | 第78-79页 |
参考文献 | 第79-82页 |
攻读硕士期间的研究成果 | 第82-83页 |
附录 硬件电路实物图 | 第83-84页 |