首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信网论文--一般性问题论文--通信网设备论文

10G线路输出接口大容量缓冲机制研究

中文摘要第1-5页
ABSTRACT第5-7页
目录第7-9页
表目录第9-10页
图目录第10-11页
第一章 绪论第11-15页
   ·课题研究背景第11页
   ·课题的研究任务第11-12页
   ·本文的主要工作第12-13页
   ·本文的结构安排第13-15页
第二章 高速并行分布式缓冲机制的解析分析第15-24页
   ·引言第15-16页
   ·对现有缓冲结构的分析第16-18页
     ·单一缓冲结构第16-17页
     ·SRAM和DRAM相结合的缓冲结构第17-18页
   ·并行分布式缓冲结构第18-23页
     ·并行分布式缓冲结构(PDBA)第18-19页
     ·PDBA的稳定工作条件分析第19-22页
     ·PDBA的读写访问速率和容量的计算第22-23页
   ·本章小结第23-24页
第三章 一种区分服务的缓冲队列拥塞控制机制第24-31页
   ·引言第24-25页
     ·网络出现拥塞的原因第24页
     ·拥塞控制原理第24-25页
     ·拥塞控制分类第25页
   ·缓冲队列管理机制概述第25-27页
   ·区分服务的随机早期探测机制(DSRED)第27-30页
   ·本章小结第30-31页
第四章 基于公平策略和基于区分服务策略的调度算法设计与分析第31-51页
   ·引言第31页
   ·缓冲调度机制的现状和分析第31-36页
     ·缓冲调度算法的性能指标第31-32页
     ·调度算法的现状与分析第32-36页
   ·平滑输出的加权差额轮询调度算法第36-46页
     ·轮询类调度算法的突发度第36-37页
     ·差额轮询调度算法(DRR)第37-39页
     ·WDRR算法的性能分析第39-41页
     ·平滑输出加权差额轮询调度算法第41-43页
     ·SO-WDRR算法的性能分析第43-46页
     ·仿真试验一第46页
   ·区分服务的SO-WDRR算法(DSSO-WDRR)第46-49页
     ·DSSO-WDRR算法原理第46-47页
     ·DSSO-WDRR算法的时延特性第47-49页
     ·仿真试验二第49页
   ·本章小结第49-51页
第五章 10G线路输出接口大容量缓冲模块实现第51-65页
   ·缓冲模块的具体实现第51-62页
     ·缓冲模块的功能和性能需求第51-52页
     ·缓冲模块总体设计方案第52-57页
     ·缓冲队列管理子模块的具体实现第57-58页
     ·缓冲调度子模块的具体实现第58-61页
     ·合路与分路子模块的具体实现第61页
     ·其它模块的实现第61-62页
   ·缓冲模块的测试方案和测试结果第62-64页
     ·缓冲模块的运行过程和逻辑流程第62页
     ·运行环境第62-63页
     ·单板测试方案设计第63页
     ·性能测试结果第63-64页
   ·本章小结第64-65页
结束语第65-66页
致谢第66-67页
参考文献第67-71页
作者在学期间取得的学术成果第71页

论文共71页,点击 下载论文
上一篇:论制度伦理
下一篇:基于VxWorks的VDR人声识别技术的改进研究