高性能IPv6路由器ATM接口设计与实现技术研究
摘要 | 第1-5页 |
ABSTRACT | 第5-7页 |
第一章 引言 | 第7-11页 |
§1.1 课题背景 | 第7-8页 |
§1.2 课题需求和难点 | 第8-9页 |
§1.3 主要工作和贡献 | 第9-10页 |
§1.4 结构安排 | 第10-11页 |
第二章 技术背景 | 第11-17页 |
§2.1 IP技术和ATM技术 | 第11-13页 |
§2.2 ATM与IP的互通问题 | 第13-14页 |
§2.3 高性能IPv6路由器系统总体结构 | 第14-16页 |
§2.4 本章小结 | 第16-17页 |
第三章 ATM接口的设计与实现 | 第17-41页 |
§3.1 系统功能与结构 | 第17-21页 |
§3.2 实现系统的结构 | 第21-25页 |
§3.3 系统实现中的关键问题 | 第25-39页 |
§3.3.1 分段式递归查表 | 第25-30页 |
§3.3.2 并行多队列轮询调度 | 第30-33页 |
§3.3.3 CAM维护管理 | 第33-34页 |
§3.3.4 PAD填充 | 第34-35页 |
§3.3.5 输出门限管理和协议优先合路 | 第35-37页 |
§3.3.6 CPU管理与配置 | 第37-39页 |
§3.4 测试结果 | 第39-40页 |
§3.5 本章小结 | 第40-41页 |
第四章 AAL5的存储器管理机制及调度策略研究 | 第41-50页 |
§4.1 输入流向调度策略 | 第41-44页 |
§4.2 输出流向存储器管理和调度策略 | 第44-49页 |
§4.3 本章小结 | 第49-50页 |
第五章 PCB设计的关键技术研究 | 第50-62页 |
§5.1 PCB设计中的关键技术 | 第50-55页 |
§5.2 无匹配布线与仿真 | 第55-58页 |
§5.3 ATM接口PCB设计与实现 | 第58-61页 |
§5.4 本章小结 | 第61-62页 |
结束语 | 第62-64页 |
致谢 | 第64-65页 |
附录 英文缩略语 | 第65-66页 |
参考文献 | 第66-69页 |
作者在攻读硕士学位期间撰写的论文 | 第69页 |