摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-12页 |
·纠错编码概述 | 第7-8页 |
·纠错编码的研究现状 | 第8-9页 |
·论文研究的意义、目的和方法 | 第9-10页 |
·论文结构 | 第10-12页 |
第二章 纠错码的基本概念和基本理论 | 第12-20页 |
·信道编码理论 | 第12-13页 |
·信道模型 | 第13-15页 |
·码和码字集 | 第15-16页 |
·几种常用的纠错码 | 第16-20页 |
·线性分组码 | 第16-17页 |
·卷积码 | 第17-18页 |
·Turbo 码 | 第18-20页 |
第三章 二进制PCG 码 | 第20-28页 |
·PCG 码的构造 | 第20-22页 |
·PCG 码的校验矩阵 | 第20-21页 |
·PCG 码的生成矩阵 | 第21-22页 |
·二进制PCG 码的编码原理 | 第22-25页 |
·二进制PCG 码的编码结构 | 第22-23页 |
·PCG 码的矩阵表现形式 | 第23-25页 |
·二进制PCG 码的译码原理 | 第25-28页 |
第四章 多进制PCG 码 | 第28-37页 |
·有限域简介 | 第28-31页 |
·多进制PCG 码的编码原理 | 第31-34页 |
·PEG 算法构造校验矩阵 | 第31-33页 |
·多进制PCG 码的编码结构 | 第33-34页 |
·多进制PCG 码的译码原理及简化算法 | 第34-37页 |
第五章 基于码字的优化设计方法 | 第37-48页 |
·EXIT 图的基本原理 | 第37-38页 |
·EXIT 图优化设计方法在LDPC 码中的应用 | 第38-46页 |
·基于高斯近似模型的SNR 外信息交换原理 | 第46-48页 |
第六章 多进制PCG 码的性能仿真与比较分析 | 第48-57页 |
·仿真环境与复杂度分析 | 第48-49页 |
·不同度分布的多进制PCG 码分量码EXIT 优化设计 | 第49-51页 |
·不同分量码的多进制PCG 码的性能比较 | 第51-54页 |
·不同度分布分量码的多进制PCG 码的性能比较 | 第51-53页 |
·不同结构分量码的多进制PCG 码的性能比较 | 第53-54页 |
·不同帧长下多进制PCG 码的性能比较 | 第54-55页 |
·多进制PCG 码与二进制PCG 码和多进制LDPC 码的性能比较 | 第55-56页 |
·多进制PCG 码与二进制PCG 码SNR 对比曲线图 | 第56-57页 |
第七章结论及未来的工作 | 第57-58页 |
·结论 | 第57页 |
·未来的工作 | 第57-58页 |
致谢 | 第58-59页 |
参考文献 | 第59-62页 |
附录 | 第62页 |
攻读硕士学位期间从事的主要科研工作及研究成果 | 第62页 |
从事的主要科研工作 | 第62页 |
研究成果 | 第62页 |