摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-13页 |
·数字通信与信道编码 | 第7-9页 |
·LDPC码的历史和发展 | 第9-10页 |
·本文的主要研究工作和内容安排 | 第10-13页 |
第二章 DTMB传输系统中的低密度校验码 | 第13-21页 |
·LDPC码的定义及其Tanner图表示 | 第13-15页 |
·LDPC码的定义及其描述 | 第13-14页 |
·LDPC码的Tanner图表示及非正则LDPC码 | 第14-15页 |
·准循环低密度校验码 | 第15-17页 |
·DTMB系统传输方案 | 第17-19页 |
·DTMB系统中的LDPC码 | 第19-20页 |
·本章小结 | 第20-21页 |
第三章 低密度校验码的编码实现研究 | 第21-29页 |
·一般低密度校验码的快速编码 | 第21-23页 |
·准循环低密度校验码的编码 | 第23-28页 |
·本章小结 | 第28-29页 |
第四章 低密度校验码的译码算法研究 | 第29-43页 |
·置信传播算法的基本原理 | 第29-32页 |
·置信传播算法的几种改进算法 | 第32-37页 |
·简化的对数似然比量度置信传播(BP)算法 | 第32-33页 |
·最小和算法(Min-Sum) | 第33-34页 |
·标准化最小和算法(Normalized BP-Based) | 第34页 |
·补偿最小和算法(Offset BP-Based) | 第34-37页 |
·LDPC码译码的几种消息迭代方案 | 第37-42页 |
·两步消息迭代 | 第37-38页 |
·改进的两步消息迭代 | 第38-39页 |
·混叠消息迭代 | 第39-42页 |
·本章小结 | 第42-43页 |
第五章 准循环低密度校验码译码器的FPGA实现 | 第43-61页 |
·数据的量化 | 第43-46页 |
·QC-LDPC码的部分并行译码结构 | 第46-49页 |
·QC-LDPC码译码器的FPGA实现 | 第49-54页 |
·总体结构 | 第49-50页 |
·校验信息计算器 | 第50-51页 |
·数据移位控制器 | 第51-52页 |
·控制模块 | 第52-53页 |
·存储器 | 第53-54页 |
·译码器的连续译码问题 | 第54-56页 |
·芯片接口和占用资源说明 | 第56-57页 |
·电路调试 | 第57-59页 |
·电路调试准备 | 第57页 |
·模块调试 | 第57-59页 |
·本章小结 | 第59-61页 |
结论 | 第61-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-70页 |
作者在攻读硕士期间完成的工作 | 第70-71页 |