高精度信号发生器的研究及其硬件设计
| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第1章 绪论 | 第9-13页 |
| ·课题来源及目的和意义 | 第9-10页 |
| ·国内外研究现状 | 第10-11页 |
| ·课题研究的主要工作 | 第11-13页 |
| 第2章 高精度信号发生器的理论分析及设计方案 | 第13-26页 |
| ·信号发生器的工作原理概述 | 第13-15页 |
| ·工频三相标准源概述 | 第13-14页 |
| ·直流标准源概述 | 第14-15页 |
| ·直接数字合成技术(DDS)原理概述 | 第15-18页 |
| ·DDS 技术原理 | 第15-17页 |
| ·DDS 的技术特点 | 第17-18页 |
| ·锁相环的组成及工作原理 | 第18-21页 |
| ·鉴相器 | 第18-19页 |
| ·环路滤波器 | 第19-20页 |
| ·压控振荡器 | 第20-21页 |
| ·DDS 激励PLL 频率合成分析 | 第21-25页 |
| ·DDS 直接激励PLL | 第22-23页 |
| ·DDS 与PLL 环外混频 | 第23-24页 |
| ·PLL 内嵌DDS 混频 | 第24页 |
| ·DDS 激励PLL 频率合成性能分析 | 第24-25页 |
| ·高精度信号发生器的方案选择 | 第25-26页 |
| 第3章 高精度信号发生器系统设计 | 第26-53页 |
| ·系统总体设计 | 第26-27页 |
| ·DSP 处理芯片选择 | 第27-28页 |
| ·组合电路动态模拟DDS 系统实现 | 第28-37页 |
| ·相位累加器模块设计 | 第28-29页 |
| ·波形存储模块设计 | 第29-31页 |
| ·DAC 模块设计 | 第31-33页 |
| ·滤波模块设计 | 第33-36页 |
| ·波形频率的控制 | 第36-37页 |
| ·波形初始相位和幅度的控制 | 第37页 |
| ·倍频电路实现 | 第37-39页 |
| ·可编程高质量时钟源设计 | 第39-45页 |
| ·DDS 芯片介绍 | 第39-43页 |
| ·F2407 与AD9833 的硬件电路设计 | 第43-44页 |
| ·AD9833 的软件流程设计 | 第44-45页 |
| ·可程控精密直流源设计 | 第45-53页 |
| ·DAC1220 的芯片介绍 | 第45-50页 |
| ·DAC1220 的硬件电路设计 | 第50-51页 |
| ·DAC1220 的软件流程设计 | 第51-53页 |
| 第4章 抑制杂散信号分析 | 第53-57页 |
| ·DDS 的杂散主要来源 | 第53-54页 |
| ·DDS 杂散的改善方法 | 第54-55页 |
| ·电路中抗干扰设计 | 第55-57页 |
| 第5章 总结与展望 | 第57-59页 |
| ·总结 | 第57页 |
| ·展望 | 第57-59页 |
| 参考文献 | 第59-62页 |
| 发表论文和参加科研情况说明 | 第62-63页 |
| 致谢 | 第63页 |