| 目录 | 第1-6页 |
| CONTENTS | 第6-8页 |
| 摘要 | 第8-9页 |
| ABSTRACT | 第9-11页 |
| 符号说明 | 第11-12页 |
| 第一章 绪论 | 第12-16页 |
| ·研究的背景及意义 | 第12-13页 |
| ·国内外研究现状 | 第13-14页 |
| ·课题方案的来源及选择 | 第14页 |
| ·本文主要研究内容 | 第14-16页 |
| 第二章 JPEG压缩标准及IP设计技术 | 第16-35页 |
| ·JPEG基本系统 | 第17-28页 |
| ·多分量图像的源图像数据格式 | 第18-21页 |
| ·色彩空间变换 | 第21页 |
| ·DCT压缩 | 第21-22页 |
| ·量化 | 第22-24页 |
| ·差分编码、之字(Zigzag)扫描序列和游程编码 | 第24-25页 |
| ·熵编码(Entropy coding) | 第25-28页 |
| ·FPGA及IP核的设计技术 | 第28-34页 |
| ·FPGA结构及其设计流程 | 第29-31页 |
| ·IP核设计技术 | 第31-32页 |
| ·自顶向下的设计方式(Top Down Design Methodology) | 第32-34页 |
| ·本章小结 | 第34-35页 |
| 第三章 JPEG编码器IP核模块设计 | 第35-61页 |
| ·开发工具和VHDL | 第35-36页 |
| ·整体模块架构 | 第36-37页 |
| ·二维DCT模块的设计实现 | 第37-52页 |
| ·一维DCT的设计实现 | 第39-45页 |
| ·运算乘法器的设计 | 第45-48页 |
| ·串并转换和并串转换模块设计 | 第48-49页 |
| ·地址产生器模块和转置矩阵RAM模块设计 | 第49-50页 |
| ·控制模块设计 | 第50-52页 |
| ·之字扫描和量化模块 | 第52-55页 |
| ·熵编码模块 | 第55-60页 |
| ·预处理模块 | 第56-57页 |
| ·差分编码模块和零游程编码模块 | 第57-58页 |
| ·Size Caculation模块和变长编码模块 | 第58-59页 |
| ·Huffman编码模块 | 第59页 |
| ·码流组织模块 | 第59-60页 |
| ·本章小结 | 第60-61页 |
| 第四章 JPEG IP核的仿真与综合 | 第61-70页 |
| ·二维DCT模块仿真 | 第62-65页 |
| ·之字扫描与量化模块仿真 | 第65-66页 |
| ·熵编码模块仿真 | 第66-68页 |
| ·各模块的综合实现 | 第68-69页 |
| ·本章小结 | 第69-70页 |
| 第五章 总结与展望 | 第70-71页 |
| 参考文献 | 第71-75页 |
| 致谢 | 第75-76页 |
| 学位论文评阅及答辩情况表 | 第76页 |