基于内存反射技术的实时网络接口卡研制
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-13页 |
| ·课题背景 | 第9-10页 |
| ·课题来源及研究的目的和意义 | 第10页 |
| ·国内外在该方向的研究现状 | 第10-11页 |
| ·国外相关技术发展 | 第10-11页 |
| ·国内相关技术发展 | 第11页 |
| ·主要研究内容 | 第11页 |
| ·本文结构 | 第11-13页 |
| 第2章 系统设计方案 | 第13-21页 |
| ·总体功能要求和性能要求 | 第13页 |
| ·硬件设计方案 | 第13-19页 |
| ·PCI 接口模块 | 第16页 |
| ·存储模块 | 第16-17页 |
| ·数据转换及光纤传输模块 | 第17-19页 |
| ·软件设计方案 | 第19-20页 |
| ·驱动程序设计 | 第19页 |
| ·应用程序设计 | 第19-20页 |
| ·本章小结 | 第20-21页 |
| 第3章 硬件设计 | 第21-49页 |
| ·PCI 接口控制模块设计 | 第21-28页 |
| ·PCI 接口硬件电路 | 第21-22页 |
| ·模块整体功能介绍 | 第22页 |
| ·PCI 数据控制和中断控制 | 第22-24页 |
| ·RFM 控制和状态寄存器组 | 第24-25页 |
| ·全局中断和本地中断的产生 | 第25-27页 |
| ·INT_FIFOs | 第27-28页 |
| ·SDRAM 控制模块设计 | 第28-32页 |
| ·模块整体功能介绍 | 第28页 |
| ·SDRAM 控制器设计 | 第28-31页 |
| ·SDRAM 数据写入仲裁 | 第31-32页 |
| ·FIFO 模块设计 | 第32-38页 |
| ·模块整体功能介绍 | 第32-33页 |
| ·FIFO 设计 | 第33-34页 |
| ·R_FIFO 数据解析 | 第34-36页 |
| ·T_FIFO 数据写入仲裁 | 第36-38页 |
| ·数据格式转换模块设计 | 第38-46页 |
| ·模块整体功能介绍 | 第38-39页 |
| ·SerDes 硬件设计 | 第39-40页 |
| ·SerDes 操作时序 | 第40-41页 |
| ·光收发模块 | 第41页 |
| ·SerDes 控制器 | 第41-46页 |
| ·数据包设计 | 第46-47页 |
| ·本章小结 | 第47-49页 |
| 第4章 软件设计 | 第49-59页 |
| ·驱动程序设计 | 第49-55页 |
| ·WDM 驱动程序模型 | 第50-52页 |
| ·硬件访问 | 第52页 |
| ·DMA 传输 | 第52-54页 |
| ·API 接口 | 第54-55页 |
| ·应用程序设计 | 第55-58页 |
| ·本章小结 | 第58-59页 |
| 第5章 调试与测试 | 第59-66页 |
| ·板卡调试 | 第59-60页 |
| ·硬件调试方法 | 第59页 |
| ·软件调试方法 | 第59-60页 |
| ·测试与结果分析 | 第60-65页 |
| ·测试两块反射内存卡之间的时间延迟 | 第60-61页 |
| ·测试整个系统的时间延迟 | 第61-63页 |
| ·测试反射内存卡的数据吞吐率 | 第63-65页 |
| ·本章小结 | 第65-66页 |
| 结论 | 第66-67页 |
| 参考文献 | 第67-70页 |
| 攻读学位期间发表的学术论文 | 第70-72页 |
| 致谢 | 第72页 |