应急视频通信系统的物理层设计与实现
中文摘要 | 第3-4页 |
英文摘要 | 第4-5页 |
1 绪论 | 第8-16页 |
1.1 选题的背景与意义 | 第8-9页 |
1.2 应急视频通信研究现状 | 第9-13页 |
1.3 论文的主要内容与结构安排 | 第13-16页 |
2 系统架构及关键技术分析 | 第16-30页 |
2.1 系统架构 | 第16-17页 |
2.2 帧结构 | 第17-19页 |
2.3 OFDM技术 | 第19-21页 |
2.4 LDPC编解码算法 | 第21-25页 |
2.4.1 LDPC编码算法 | 第22-24页 |
2.4.2 LDPC译码算法 | 第24-25页 |
2.5 同步算法 | 第25-28页 |
2.5.1 P1符号简介 | 第25-27页 |
2.5.2 P1符号同步算法 | 第27-28页 |
2.6 小结 | 第28-30页 |
3 关键技术算法及系统仿真实现 | 第30-46页 |
3.1 LDPC译码算法实现 | 第30-37页 |
3.1.1 Log-BP算法 | 第31页 |
3.1.2 MinSum算法 | 第31-32页 |
3.1.3 RMP-MinSum算法 | 第32页 |
3.1.4 LDPC译码硬件实现算法 | 第32-36页 |
3.1.5 LDPC译码算法仿真结果 | 第36-37页 |
3.2 P1符号同步算法实现 | 第37-44页 |
3.2.1 最大似然同步算法 | 第37-39页 |
3.2.2 双相关同步算法 | 第39-43页 |
3.2.3 P1符号同步算法仿真结果 | 第43-44页 |
3.3 系统整体仿真 | 第44-45页 |
3.4 小结 | 第45-46页 |
4 FPGA的系统开发与测试 | 第46-86页 |
4.1 开发环境 | 第46-48页 |
4.2 系统整体设计 | 第48页 |
4.3 系统模块设计 | 第48-82页 |
4.3.1 时钟产生模块 | 第48-50页 |
4.3.2 Ts码流同步模块 | 第50-51页 |
4.3.3 速率转换模块 | 第51-54页 |
4.3.4 加扰/解扰 | 第54-56页 |
4.3.5 BCH编解码 | 第56-59页 |
4.3.6 LDPC编解码 | 第59-62页 |
4.3.7 符号交织/解交织 | 第62-65页 |
4.3.8 星座映射/解映射 | 第65-67页 |
4.3.9 导频插入/去除 | 第67-71页 |
4.3.10 OFDM子载波映射/解映射 | 第71-75页 |
4.3.11 IFFT/FFT | 第75-78页 |
4.3.12 T2帧组帧/解帧 | 第78-80页 |
4.3.13 同步 | 第80-82页 |
4.4 系统整体测试 | 第82-84页 |
4.5 小结 | 第84-86页 |
5 总结与展望 | 第86-88页 |
5.1 总结 | 第86页 |
5.2 展望 | 第86-88页 |
致谢 | 第88-90页 |
参考文献 | 第90-94页 |
附录 | 第94页 |
A.作者在攻读学位期间发表的论文(和专利)目录 | 第94页 |
B.作者在攻读学位期间参与的科研项目 | 第94页 |