基于嵌入式SOC手持式频谱仪的硬件设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-16页 |
1.1 研究背景与意义 | 第10-11页 |
1.2 国内外发展动态 | 第11-13页 |
1.2.1 国外研究现状 | 第11-12页 |
1.2.2 国内研究现状 | 第12页 |
1.2.3 基于SOC的嵌入式设备发展现状 | 第12-13页 |
1.3 承担的主要工作及研究内容 | 第13-14页 |
1.4 论文结构安排 | 第14-16页 |
第二章 手持式频谱仪的原理与射频方案选择 | 第16-26页 |
2.1 频谱分析仪的实现原理 | 第16页 |
2.2 频谱分析仪的分类 | 第16-22页 |
2.2.1 超外差式扫频频谱分析仪 | 第17-18页 |
2.2.2 镜像抑制接收机 | 第18-20页 |
2.2.3 数字中频接收机 | 第20页 |
2.2.4 零中频频谱分析仪 | 第20-21页 |
2.2.5 接收机结构比较 | 第21-22页 |
2.3 射频端方案的选择 | 第22-25页 |
2.4 本章小结 | 第25-26页 |
第三章 频谱仪嵌入式解决方案的选择 | 第26-33页 |
3.1 Zynq-7000的介绍 | 第26-28页 |
3.1.1 ZYNQ的处理器系统 | 第27页 |
3.1.2 ZYNQ的可编程逻辑 | 第27-28页 |
3.2 AXI4总线的研究 | 第28-31页 |
3.3 总体方案的确定 | 第31-32页 |
3.4 本章小结 | 第32-33页 |
第四章 手持式频谱仪的硬件设计 | 第33-46页 |
4.1 手持式频谱仪的功能需求 | 第33页 |
4.2 手持式频谱仪的拟定指标 | 第33-34页 |
4.3 硬件系统的整体设计 | 第34-35页 |
4.4 射频部分的电路设计 | 第35-36页 |
4.4.1 射频电路的电路结构 | 第35页 |
4.4.2 射频端的输入与输出方案选择 | 第35-36页 |
4.5 数字部分的硬件电路设计 | 第36-43页 |
4.5.1 DDR3高速存储 | 第37-40页 |
4.5.2 数字系统的外部接口电路 | 第40-43页 |
4.6 电源电路 | 第43-44页 |
4.7 印制电路板的设计 | 第44-45页 |
4.8 本章小结 | 第45-46页 |
第五章 SOC片内嵌入式系统的设计与实现 | 第46-66页 |
5.1 片内嵌入式基带处理的总体方案的设计 | 第46-48页 |
5.2 AD9361的内部寄存器控制 | 第48-52页 |
5.3 AD9361接口IP核的设计与实现 | 第52-65页 |
5.3.1 AD9361的数据接口逻辑的设计 | 第52-56页 |
5.3.2 直流失调补偿的研究与实现 | 第56-61页 |
5.3.3 I/Q失衡校准的研究与实现 | 第61-63页 |
5.3.4 SOC内部DMA传输的研究与实现 | 第63-65页 |
5.4 本章小结 | 第65-66页 |
第六章 调试结果分析 | 第66-74页 |
6.1 基带处理片上系统的综合以及调试结果 | 第66-70页 |
6.1.1 片上系统的综合和实现结果 | 第66页 |
6.1.2 AD9361接口逻辑的测试 | 第66-69页 |
6.1.3 DMA传输的测试结果 | 第69-70页 |
6.2 频谱测量实验的测试 | 第70-72页 |
6.3 解调的实验测试结果 | 第72-74页 |
第七章 总结与展望 | 第74-76页 |
7.1 工作总结 | 第74页 |
7.2 工作展望 | 第74-76页 |
致谢 | 第76-77页 |
参考文献 | 第77-79页 |