直接数字频率合成器的研究及其FPGA实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·频率合成技术的研究背景 | 第7页 |
| ·直接数字频率合成技术的发展现状 | 第7-11页 |
| ·本文的主要工作 | 第11-13页 |
| 第二章DDS 的基本原理及频谱分析 | 第13-27页 |
| ·DDS 的基本原理 | 第13-15页 |
| ·DDS 基本结构 | 第15-19页 |
| ·相位累加器 | 第15-16页 |
| ·正弦ROM 存储表 | 第16-19页 |
| ·数模转换器DAC | 第19页 |
| ·低通滤波器 | 第19页 |
| ·DDS 频谱分析 | 第19-26页 |
| ·理想DDS 的频谱分析 | 第19-21页 |
| ·非理想DDS 的频谱分析 | 第21-26页 |
| ·本章小结 | 第26-27页 |
| 第三章 基于FPGA 设计的结构与特点 | 第27-35页 |
| ·FPGA 简介 | 第27-31页 |
| ·FPGA 的基本结构和特点 | 第27-29页 |
| ·FPGA 的开发流程 | 第29-31页 |
| ·硬件描述语言HDL 简介 | 第31-33页 |
| ·开发工具介绍 | 第33页 |
| ·本章小结 | 第33-35页 |
| 第四章 直接数字频率合成模块的设计 | 第35-53页 |
| ·频率—相位累加器的设计 | 第35-47页 |
| ·流水结构累加器及其改进 | 第36-41页 |
| ·各级流水线中加法器的实现—超前进位加法器 | 第41-44页 |
| ·相位累加器杂散改善电路 | 第44页 |
| ·双层累加器设计详解 | 第44-47页 |
| ·相位累加器输出的舍位 | 第47页 |
| ·比较模块的设计 | 第47-48页 |
| ·ROM 波形存储表的设计 | 第48-52页 |
| ·选定的ROM 压缩结构 | 第48-50页 |
| ·波形ROM 的初始化 | 第50-52页 |
| ·本章小结 | 第52-53页 |
| 第五章 设计仿真与验证 | 第53-61页 |
| ·功能模块的前仿 | 第53-56页 |
| ·相位累加器的仿真 | 第53-54页 |
| ·双层累加器的仿真 | 第54-55页 |
| ·DDS 整体设计的仿真 | 第55-56页 |
| ·DDS 的综合 | 第56-57页 |
| ·DDS 的后仿 | 第57-58页 |
| ·DDS 设计的在线调试 | 第58-60页 |
| ·本章小结 | 第60-61页 |
| 第六章 结束语 | 第61-63页 |
| 致谢 | 第63-65页 |
| 参考文献 | 第65-69页 |
| 硕士期间论文发表情况 | 第69-70页 |