| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第一章 绪论 | 第9-15页 |
| ·研究背景和意义 | 第9-10页 |
| ·图像处理的发展状况 | 第10-12页 |
| ·图像处理的发展现状 | 第10页 |
| ·伪彩色图像处理的难度 | 第10-12页 |
| ·伪彩色处理的方法与算法 | 第12-13页 |
| ·伪彩色 | 第12页 |
| ·伪彩色算法选取 | 第12-13页 |
| ·课题的提出 | 第13-14页 |
| ·本论文的研究内容和论文结构 | 第14-15页 |
| 第二章 图像伪彩色处理系统与SOPC技术 | 第15-24页 |
| ·SOPC设计的思想以及开发流程 | 第15-18页 |
| ·SOPC的概述 | 第15-16页 |
| ·SOPC的IP core(知识产权核) | 第16-17页 |
| ·SOPC中的软硬件协同设计理念 | 第17-18页 |
| ·伪彩色图像处理系统实现方案 | 第18-21页 |
| ·处理器选择 | 第18-19页 |
| ·SOPC系统整体架构 | 第19-21页 |
| ·伪彩色图像处理系统的整体设计 | 第21页 |
| ·系统开发应用平台 | 第21-23页 |
| ·系统应用平台 | 第21-23页 |
| ·软件开发设计环境 | 第23页 |
| 本章小结 | 第23-24页 |
| 第三章 系统硬件实现 | 第24-41页 |
| ·系统硬件与开发环境 | 第24-28页 |
| ·FPGA内部硬件模块 | 第24-25页 |
| ·使用Quartus Ⅱ和SOPC Builder实现FPGA硬件开发 | 第25-27页 |
| ·AVALON总线信号 | 第27-28页 |
| ·伪彩色图像处理系统硬件模块的设计 | 第28-38页 |
| ·图像存储介质SD卡的读写原理 | 第28-31页 |
| ·SDRAM模块的调试 | 第31-33页 |
| ·VGA IP core的改进与使用 | 第33-37页 |
| ·LPM参数化模块设计 | 第37-38页 |
| ·SOPC系统搭建 | 第38-40页 |
| ·使用SOPC Builder对系统的架构 | 第38-39页 |
| ·在QuartusⅡ工程中生成整个硬件系统 | 第39-40页 |
| 本章小结 | 第40-41页 |
| 第四章 伪彩色图像处理系统详细软件设计与实现 | 第41-56页 |
| ·NiosⅡ软件环境简述 | 第41-43页 |
| ·NiosⅡ软件设计 | 第43-44页 |
| ·软件实现 | 第44-55页 |
| ·SD卡软件驱动 | 第44-47页 |
| ·VGA的写控制 | 第47页 |
| ·BMP图像的读写 | 第47-49页 |
| ·BMP图像的伪彩色算法实现 | 第49-55页 |
| 本章小结 | 第55-56页 |
| 第五章 伪彩色图像处理系统仿真测试和验证实验 | 第56-61页 |
| ·系统电路仿真 | 第56-57页 |
| ·系统硬件功能仿真 | 第56-57页 |
| ·系统硬件仿真 | 第57页 |
| ·伪彩色处理实验 | 第57-59页 |
| ·图像的匹配计算 | 第57-58页 |
| ·伪彩色算法效果对比 | 第58-59页 |
| ·系统参数和资源使用 | 第59-60页 |
| 本章小结 | 第60-61页 |
| 第六章 结论与展望 | 第61-64页 |
| ·总结 | 第61-62页 |
| ·展望 | 第62-64页 |
| 致谢 | 第64-65页 |
| 参考文献 | 第65-68页 |
| 附录1 攻读硕士学位期间完成的主要论文和参加的工作 | 第68-69页 |
| 附录2 系统实物图 | 第69页 |