基于多核网络处理器的IP转发系统的设计与实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-13页 |
| 第一章 绪论 | 第13-18页 |
| ·项目背景 | 第13-16页 |
| ·多核处理器发展现状 | 第13-14页 |
| ·网络处理器发展现状 | 第14-15页 |
| ·多核网络处理器简介 | 第15-16页 |
| ·项目研究内容 | 第16-17页 |
| ·本文组织结构 | 第17-18页 |
| 第二章 硬件平台概述 | 第18-38页 |
| ·网络应用程序 | 第18-19页 |
| ·多核网络处理器 | 第19-22页 |
| ·处理器核 | 第20-21页 |
| ·协处理硬件单元 | 第21页 |
| ·片内高速网络 | 第21-22页 |
| ·P4080 硬件平台 | 第22-26页 |
| ·整体架构和硬件资源 | 第22-24页 |
| ·P4080 的处理模式 | 第24-26页 |
| ·处理器核及CoreNet 架构 | 第26-28页 |
| ·e500mc 简介 | 第26-27页 |
| ·CoreNet 架构 | 第27-28页 |
| ·数据通道加速架构(DPAA) | 第28-37页 |
| ·典型的包处理流程 | 第30页 |
| ·帧管理器 | 第30-34页 |
| ·队列管理器 | 第34-37页 |
| ·缓冲区管理器 | 第37页 |
| ·其他硬件协处理单元 | 第37页 |
| ·本章小结 | 第37-38页 |
| 第三章 软件系统的构建 | 第38-60页 |
| ·软件系统架构 | 第38-44页 |
| ·软件整体架构 | 第38-39页 |
| ·板级支持包 | 第39页 |
| ·软件系统的构建 | 第39-44页 |
| ·设备树 | 第44-49页 |
| ·设备树的格式 | 第45-46页 |
| ·设备节点属性/值 | 第46-47页 |
| ·中断和中断映射 | 第47-48页 |
| ·P4080 硬件设备树 | 第48-49页 |
| ·hypervisor 虚拟机 | 第49-54页 |
| ·概述及架构 | 第50-51页 |
| ·hypervisor 的配置使用 | 第51-54页 |
| ·DPAA 驱动 | 第54-55页 |
| ·BMan API | 第54页 |
| ·QMan API | 第54-55页 |
| ·LWE | 第55-57页 |
| ·功能简介 | 第55-56页 |
| ·显式并行性 | 第56-57页 |
| ·数据同步机制 | 第57-59页 |
| ·本章小结 | 第59-60页 |
| 第四章 系统功能实现 | 第60-81页 |
| ·功能描述 | 第60-64页 |
| ·IP 转发功能 | 第60-62页 |
| ·QoS 功能 | 第62-64页 |
| ·IP 转发系统 | 第64页 |
| ·数据平面设计 | 第64-79页 |
| ·包处理流程 | 第65页 |
| ·包的解析 | 第65-66页 |
| ·报文分类 | 第66-68页 |
| ·路由查表 | 第68-74页 |
| ·ARP 查表 | 第74-75页 |
| ·队列调度 | 第75-77页 |
| ·流量整形 | 第77-78页 |
| ·显式并行性的控制 | 第78-79页 |
| ·控制平面设计 | 第79-80页 |
| ·本章小结 | 第80-81页 |
| 第五章 系统测试与功能验证 | 第81-90页 |
| ·软件功能仿真 | 第81-86页 |
| ·测试环境 | 第81页 |
| ·启动过程 | 第81-84页 |
| ·路由配置功能测试 | 第84-85页 |
| ·报文转发测试 | 第85-86页 |
| ·硬件平台测试 | 第86-89页 |
| ·测试环境 | 第86-87页 |
| ·功能测试 | 第87页 |
| ·性能测试 | 第87-89页 |
| ·本章小结 | 第89-90页 |
| 第六章 总结与展望 | 第90-92页 |
| ·总结 | 第90页 |
| ·展望 | 第90-92页 |
| 致谢 | 第92-93页 |
| 参考文献 | 第93-95页 |
| 个人简历及攻读硕士学位期间的研究成果 | 第95-96页 |