首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信网论文--一般性问题论文--通信网设备论文

基于多核网络处理器的IP转发系统的设计与实现

摘要第1-5页
ABSTRACT第5-13页
第一章 绪论第13-18页
   ·项目背景第13-16页
     ·多核处理器发展现状第13-14页
     ·网络处理器发展现状第14-15页
     ·多核网络处理器简介第15-16页
   ·项目研究内容第16-17页
   ·本文组织结构第17-18页
第二章 硬件平台概述第18-38页
   ·网络应用程序第18-19页
   ·多核网络处理器第19-22页
     ·处理器核第20-21页
     ·协处理硬件单元第21页
     ·片内高速网络第21-22页
   ·P4080 硬件平台第22-26页
     ·整体架构和硬件资源第22-24页
     ·P4080 的处理模式第24-26页
   ·处理器核及CoreNet 架构第26-28页
     ·e500mc 简介第26-27页
     ·CoreNet 架构第27-28页
   ·数据通道加速架构(DPAA)第28-37页
     ·典型的包处理流程第30页
     ·帧管理器第30-34页
     ·队列管理器第34-37页
     ·缓冲区管理器第37页
     ·其他硬件协处理单元第37页
   ·本章小结第37-38页
第三章 软件系统的构建第38-60页
   ·软件系统架构第38-44页
     ·软件整体架构第38-39页
     ·板级支持包第39页
     ·软件系统的构建第39-44页
   ·设备树第44-49页
     ·设备树的格式第45-46页
     ·设备节点属性/值第46-47页
     ·中断和中断映射第47-48页
     ·P4080 硬件设备树第48-49页
   ·hypervisor 虚拟机第49-54页
     ·概述及架构第50-51页
     ·hypervisor 的配置使用第51-54页
   ·DPAA 驱动第54-55页
     ·BMan API第54页
     ·QMan API第54-55页
   ·LWE第55-57页
     ·功能简介第55-56页
     ·显式并行性第56-57页
   ·数据同步机制第57-59页
   ·本章小结第59-60页
第四章 系统功能实现第60-81页
   ·功能描述第60-64页
     ·IP 转发功能第60-62页
     ·QoS 功能第62-64页
     ·IP 转发系统第64页
   ·数据平面设计第64-79页
     ·包处理流程第65页
     ·包的解析第65-66页
     ·报文分类第66-68页
     ·路由查表第68-74页
     ·ARP 查表第74-75页
     ·队列调度第75-77页
     ·流量整形第77-78页
     ·显式并行性的控制第78-79页
   ·控制平面设计第79-80页
   ·本章小结第80-81页
第五章 系统测试与功能验证第81-90页
   ·软件功能仿真第81-86页
     ·测试环境第81页
     ·启动过程第81-84页
     ·路由配置功能测试第84-85页
     ·报文转发测试第85-86页
   ·硬件平台测试第86-89页
     ·测试环境第86-87页
     ·功能测试第87页
     ·性能测试第87-89页
   ·本章小结第89-90页
第六章 总结与展望第90-92页
   ·总结第90页
   ·展望第90-92页
致谢第92-93页
参考文献第93-95页
个人简历及攻读硕士学位期间的研究成果第95-96页

论文共96页,点击 下载论文
上一篇:被动毫米波多波束天线扫描成像研究
下一篇:LTE下行系统中信道估计的研究及DSP实现