YHFT-MP多核DSP中断系统的设计与实现
摘要 | 第10-11页 |
ABSTRACT | 第11页 |
第一章 绪论 | 第12-18页 |
1.1 研究背景 | 第12-14页 |
1.1.1 YHFT-MP体系结构 | 第12-14页 |
1.2 中断技术的相关研究 | 第14-15页 |
1.3 课题研究意义 | 第15-16页 |
1.4 课题所做的工作 | 第16页 |
1.5 论文的组织结构 | 第16-18页 |
第二章 YHFT-MP中断系统总体设计 | 第18-24页 |
2.1 设计需求分析 | 第18页 |
2.2 中断系统整体结构设计 | 第18-19页 |
2.3 芯片级中断控制器结构 | 第19-20页 |
2.4 单核中断处理系统结构 | 第20-23页 |
2.4.1 单核中断处理系统结构 | 第20页 |
2.4.2 单核中断中断处理过程 | 第20-23页 |
2.5 本章小结 | 第23-24页 |
第三章 芯片级中断控制器设计与实现 | 第24-34页 |
3.1 CIC功能与接口设计 | 第24-27页 |
3.1.1 CIC功能 | 第24-25页 |
3.1.2 接口设计 | 第25-27页 |
3.2 芯片级中断控制器的详细设计 | 第27-33页 |
3.2.1 CIC结构 | 第27页 |
3.2.2 总线译码模块 | 第27-28页 |
3.2.3 标志使能模块 | 第28-31页 |
3.2.4 通道映射模块 | 第31-32页 |
3.2.5 主机使能模块 | 第32-33页 |
3.3 本章小结 | 第33-34页 |
第四章 单核级中断处理系统设计与实现 | 第34-54页 |
4.1 INTC整体设计 | 第34-35页 |
4.1.1 INTC功能与模块划分 | 第34-35页 |
4.2 INTC详细设计 | 第35-40页 |
4.2.1 总线译码模块 | 第35页 |
4.2.2 事件标志模块 | 第35-36页 |
4.2.3 事件组合模块 | 第36-37页 |
4.2.4 事件选择模块 | 第37-38页 |
4.2.5 丢失中断处理模块 | 第38-40页 |
4.3 Int_Handler详细设计 | 第40-50页 |
4.3.1 Int_Handler模块划分 | 第40-41页 |
4.3.2 中断检测 | 第41-42页 |
4.3.3 中断控制寄存器 | 第42-45页 |
4.3.4 Int_Handler核心状态机 | 第45-49页 |
4.3.5 中断嵌套处理 | 第49-50页 |
4.4 一种基于中断系统的核间通信方式 | 第50-53页 |
4.4.1 核间通信寄存器 | 第50-51页 |
4.4.2 核间通信机制 | 第51-52页 |
4.4.3 核间通信使用方式 | 第52-53页 |
4.5 本章小结 | 第53-54页 |
第五章 功能验证与逻辑综合及API函数设计 | 第54-66页 |
5.1 全芯片模拟验证环境 | 第55-56页 |
5.2 基于覆盖率导向的功能模拟验证 | 第56-60页 |
5.2.1 功能点验证 | 第57-59页 |
5.2.2 覆盖率分析 | 第59-60页 |
5.3 逻辑综合 | 第60-63页 |
5.3.1 逻辑综合的准备 | 第60-62页 |
5.3.2 约束的设置 | 第62-63页 |
5.3.3 中断控制器的综合结果 | 第63页 |
5.4 中断控制器的API函数设计 | 第63-65页 |
5.4.1 API函数介绍 | 第63页 |
5.4.2 API函数设计 | 第63-65页 |
5.5 本章小结 | 第65-66页 |
第六章 结束语 | 第66-68页 |
6.1 工作总结 | 第66页 |
6.2 研究展望 | 第66-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-72页 |
作者在学期间取得的学术成果 | 第72-73页 |
附录A CIC的API函数表 | 第73-74页 |
附录B INTC的API函数表 | 第74-75页 |