首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

YHFT-MP多核DSP中断系统的设计与实现

摘要第10-11页
ABSTRACT第11页
第一章 绪论第12-18页
    1.1 研究背景第12-14页
        1.1.1 YHFT-MP体系结构第12-14页
    1.2 中断技术的相关研究第14-15页
    1.3 课题研究意义第15-16页
    1.4 课题所做的工作第16页
    1.5 论文的组织结构第16-18页
第二章 YHFT-MP中断系统总体设计第18-24页
    2.1 设计需求分析第18页
    2.2 中断系统整体结构设计第18-19页
    2.3 芯片级中断控制器结构第19-20页
    2.4 单核中断处理系统结构第20-23页
        2.4.1 单核中断处理系统结构第20页
        2.4.2 单核中断中断处理过程第20-23页
    2.5 本章小结第23-24页
第三章 芯片级中断控制器设计与实现第24-34页
    3.1 CIC功能与接口设计第24-27页
        3.1.1 CIC功能第24-25页
        3.1.2 接口设计第25-27页
    3.2 芯片级中断控制器的详细设计第27-33页
        3.2.1 CIC结构第27页
        3.2.2 总线译码模块第27-28页
        3.2.3 标志使能模块第28-31页
        3.2.4 通道映射模块第31-32页
        3.2.5 主机使能模块第32-33页
    3.3 本章小结第33-34页
第四章 单核级中断处理系统设计与实现第34-54页
    4.1 INTC整体设计第34-35页
        4.1.1 INTC功能与模块划分第34-35页
    4.2 INTC详细设计第35-40页
        4.2.1 总线译码模块第35页
        4.2.2 事件标志模块第35-36页
        4.2.3 事件组合模块第36-37页
        4.2.4 事件选择模块第37-38页
        4.2.5 丢失中断处理模块第38-40页
    4.3 Int_Handler详细设计第40-50页
        4.3.1 Int_Handler模块划分第40-41页
        4.3.2 中断检测第41-42页
        4.3.3 中断控制寄存器第42-45页
        4.3.4 Int_Handler核心状态机第45-49页
        4.3.5 中断嵌套处理第49-50页
    4.4 一种基于中断系统的核间通信方式第50-53页
        4.4.1 核间通信寄存器第50-51页
        4.4.2 核间通信机制第51-52页
        4.4.3 核间通信使用方式第52-53页
    4.5 本章小结第53-54页
第五章 功能验证与逻辑综合及API函数设计第54-66页
    5.1 全芯片模拟验证环境第55-56页
    5.2 基于覆盖率导向的功能模拟验证第56-60页
        5.2.1 功能点验证第57-59页
        5.2.2 覆盖率分析第59-60页
    5.3 逻辑综合第60-63页
        5.3.1 逻辑综合的准备第60-62页
        5.3.2 约束的设置第62-63页
        5.3.3 中断控制器的综合结果第63页
    5.4 中断控制器的API函数设计第63-65页
        5.4.1 API函数介绍第63页
        5.4.2 API函数设计第63-65页
    5.5 本章小结第65-66页
第六章 结束语第66-68页
    6.1 工作总结第66页
    6.2 研究展望第66-68页
致谢第68-69页
参考文献第69-72页
作者在学期间取得的学术成果第72-73页
附录A CIC的API函数表第73-74页
附录B INTC的API函数表第74-75页

论文共75页,点击 下载论文
上一篇:X波段衍射输出相对论磁控管的模拟研究
下一篇:YHFT-X DSP中SPI Flash控制器设计与实现