直扩通信系统伪码捕获的研究及其FPGA实现
摘要 | 第3-4页 |
ABSTRACT | 第4页 |
第1章 绪论 | 第7-11页 |
1.1 课题研究背景及意义 | 第7-8页 |
1.2 扩频通信的发展历程和研究现状 | 第8-10页 |
1.2.1 扩频通信的发展历程 | 第8页 |
1.2.2 扩频码捕获方法的研究现状 | 第8-10页 |
1.3 本文主要研究内容及组织结构 | 第10-11页 |
第2章 扩频通信的基础理论 | 第11-22页 |
2.1 扩频通信的基本概念 | 第11-12页 |
2.2 扩频系统的两个重要指标 | 第12-13页 |
2.3 直接序列扩频通信系统 | 第13-16页 |
2.3.1 直扩系统的基本原理及模型 | 第13-14页 |
2.3.2 直扩通信系统的数学模型 | 第14-16页 |
2.4 伪随机序列 | 第16-18页 |
2.4.1 m序列 | 第17-18页 |
2.4.2 Gold序列 | 第18页 |
2.5 直扩系统的同步技术 | 第18-21页 |
2.5.1 伪码同步 | 第19-20页 |
2.5.2 载波同步 | 第20页 |
2.5.3 位同步 | 第20-21页 |
2.6 本章小结 | 第21-22页 |
第3章 扩频码捕获算法的分析 | 第22-35页 |
3.1 滑动相关捕获法 | 第22-23页 |
3.2 数字匹配滤波器捕获法 | 第23-27页 |
3.2.1 数字匹配滤波器法原理分析 | 第24-25页 |
3.2.2 捕获概率及虚警概率 | 第25-27页 |
3.3 基于FFT的频域快速捕获法 | 第27-34页 |
3.3.1 基于FFT的频域捕获法原理 | 第27-28页 |
3.3.2 多普勒频移对捕获的影响 | 第28-31页 |
3.3.3 数据预处理 | 第31-34页 |
3.4 本章小结 | 第34-35页 |
第4章 伪码捕获的FPGA设计与实现 | 第35-51页 |
4.1 开发平台和系统参数 | 第35页 |
4.2 滑动相关法捕获的设计及实现 | 第35-37页 |
4.2.1 本地伪码生成模块 | 第36页 |
4.2.2 伪码剥离模块 | 第36页 |
4.2.3 累加清零模块 | 第36页 |
4.2.4 判决模块 | 第36页 |
4.2.5 整体设计 | 第36-37页 |
4.3 数字匹配滤波器法捕获的设计及实现 | 第37-42页 |
4.3.1 系统设计方案 | 第37-39页 |
4.3.2 m序列发生模块 | 第39页 |
4.3.3 匹配滤波器模块 | 第39-41页 |
4.3.4 资源消耗情况 | 第41-42页 |
4.4 基于FFT的频域快速捕获法 | 第42-49页 |
4.4.1 数字混频模块 | 第42-43页 |
4.4.2 数据预处理模块 | 第43-45页 |
4.4.3 FFT及IFFT模块 | 第45-46页 |
4.4.4 复数乘法模块 | 第46-47页 |
4.4.5 峰值检测及门限判决模块 | 第47页 |
4.4.6 多普勒频移频域补偿模块 | 第47-48页 |
4.4.7 捕获系统的整体设计及验证 | 第48-49页 |
4.5 本章小结 | 第49-51页 |
结论 | 第51-52页 |
参考文献 | 第52-56页 |
致谢 | 第56页 |