基于Tilera多核处理器的图像并行处理平台设计
摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-16页 |
第一章 绪论 | 第16-24页 |
1.1 引言 | 第16页 |
1.2 课题研究背景及现状 | 第16-18页 |
1.2.1 单核处理器的发展 | 第16-17页 |
1.2.2 多核处理器的发展 | 第17页 |
1.2.3 国内外研究现状 | 第17-18页 |
1.3 多核处理器发展所面临的挑战 | 第18-20页 |
1.3.1“硬件技术”的制约 | 第19-20页 |
1.3.2“软件技术”的制约 | 第20页 |
1.4 Tilera多核处理器简介 | 第20-21页 |
1.5 图像并行处理简介 | 第21页 |
1.6 本文研究意义及组织结构 | 第21-24页 |
第二章 多核处理器平台及静止图像压缩算法简介 | 第24-34页 |
2.1 引言 | 第24页 |
2.2 Tile-GX36处理平台系统架构 | 第24-26页 |
2.2.1 处理器系统架构 | 第25-26页 |
2.2.2 动态分布高速缓存 | 第26页 |
2.3 Tile-GX36处理平台硬件设计 | 第26-30页 |
2.3.1 外部接.说明 | 第26-27页 |
2.3.2 ATCA线卡处理板 | 第27-28页 |
2.3.3 万兆网络部分 | 第28-29页 |
2.3.4 RTM存储部分 | 第29页 |
2.3.5 其它设计需求 | 第29-30页 |
2.4 静止图像压缩简介 | 第30-32页 |
2.4.1 数据的冗余与压缩 | 第30-31页 |
2.4.2 JPEG2000压缩算法简介 | 第31页 |
2.4.3 JPEG-LS压缩算法简介 | 第31-32页 |
2.5 小结 | 第32-34页 |
第三章 多核处理器平台并行系统基础简介 | 第34-42页 |
3.1 引言 | 第34页 |
3.2 通信基础简介 | 第34-37页 |
3.2.1 网络通信 | 第34-37页 |
3.2.2 PCIE通信 | 第37页 |
3.3 存储基础简介 | 第37-40页 |
3.3.1 固态硬盘简介 | 第38页 |
3.3.2 固态硬盘的优点 | 第38-39页 |
3.3.3 固态硬盘的缺点 | 第39-40页 |
3.4 小结 | 第40-42页 |
第四章 多核处理器平台并行系统的实现 | 第42-58页 |
4.1 引言 | 第42页 |
4.2 系统实现功能简介 | 第42页 |
4.3 并行系统的整体架构 | 第42-47页 |
4.3.1 多线程开辟 | 第43-44页 |
4.3.2 系统外部通信的具体实现 | 第44-46页 |
4.3.3 系统内部通信的具体实现 | 第46-47页 |
4.4 多线程中内存的使用与管理 | 第47-52页 |
4.4.1 构建链表空间 | 第47-48页 |
4.4.2 通过码流链表对内存的管理模式 | 第48-50页 |
4.4.3 通过图像链表对内存的管理模式 | 第50-52页 |
4.5 JPEG2000算法并行实现的具体流程 | 第52-56页 |
4.5.1 CPU0中的数据流程 | 第52-53页 |
4.5.2 CPU1中的数据流程 | 第53-54页 |
4.5.3 CPU2中的数据流程 | 第54-55页 |
4.5.4 CPU3中的数据流程 | 第55-56页 |
4.6 小结 | 第56-58页 |
第五章 多核处理器平台并行系统的改进 | 第58-64页 |
5.1 引言 | 第58页 |
5.2 系统功能的改进方案 | 第58-60页 |
5.2.1 多路并行收发功能 | 第58页 |
5.2.2 码流拆帧功能 | 第58-60页 |
5.2.3 平台数据的排序功能 | 第60页 |
5.3 JPEG-LS算法并行实现的具体流程 | 第60-63页 |
5.3.1 CPU0中的数据流程 | 第61-62页 |
5.3.2 CPU1中的数据流程 | 第62-63页 |
5.4 小结 | 第63-64页 |
第六章 系统性能测试 | 第64-70页 |
6.1 JPEG2000测试 | 第64-67页 |
6.1.1 硬件系统介绍 | 第64页 |
6.1.2 图像库介绍 | 第64页 |
6.1.3 测试内容 | 第64-65页 |
6.1.4 系统正确性测试 | 第65-66页 |
6.1.5 系统效率性测试 | 第66页 |
6.1.6 测试结论 | 第66-67页 |
6.2 JPEG-LS测试 | 第67-69页 |
6.2.1 硬件系统介绍 | 第67页 |
6.2.2 图像库介绍 | 第67页 |
6.2.3 测试内容 | 第67页 |
6.2.4 系统正确性测试 | 第67页 |
6.2.5 系统效率性测试 | 第67-68页 |
6.2.6 测试结论 | 第68-69页 |
6.3 多核平台通信与存储速率测试 | 第69-70页 |
6.3.1 测试内容 | 第69页 |
6.3.2 测试结果 | 第69页 |
6.3.3 测试结论 | 第69-70页 |
第七章 总结与展望 | 第70-72页 |
7.1 研究工作总结 | 第70页 |
7.2 未来工作展望 | 第70-72页 |
参考文献 | 第72-74页 |
致谢 | 第74-75页 |
作者简介 | 第75-76页 |