基于LTE协议的Turbo译码器设计与实现
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
图录 | 第9-11页 |
表录 | 第11-12页 |
第一章 绪论 | 第12-18页 |
·通信系统 | 第12页 |
·移动通信发展 | 第12-13页 |
·Turbo 码发展和研究现状 | 第13-16页 |
·Turbo 码的发展 | 第14-15页 |
·Turbo 译码器的现状和设计瓶颈 | 第15-16页 |
·本论文的主要工作及论文结构 | 第16-18页 |
·论文的主要工作 | 第16页 |
·论文的章节安排 | 第16-18页 |
第二章 TURBO 码原理 | 第18-34页 |
·编码原理 | 第18-24页 |
·分量码 | 第19-20页 |
·交织器 | 第20-22页 |
·LTE 协议中的Turbo 编码器 | 第22-24页 |
·译码原理 | 第24-32页 |
·分量译码器算法 | 第25-29页 |
·滑动窗 | 第29-31页 |
·硬件结构 | 第31-32页 |
·本章小结 | 第32-34页 |
第三章 TURBO 译码算法的优化 | 第34-49页 |
·现有并行译码算法介绍与分析 | 第34-39页 |
·Overlap 算法 | 第34-36页 |
·NII 算法 | 第36-38页 |
·Cheng-chi Wong 算法 | 第38-39页 |
·Overlap 算法和NII 算法的分析与比较 | 第39-42页 |
·Turbo 并行译码算法改进 | 第42-46页 |
·Turbo 改进算法的性能仿真与比较 | 第46-48页 |
·本章小结 | 第48-49页 |
第四章 QPP 交织器与地址产生器 | 第49-70页 |
·QPP 的性质 | 第49-50页 |
·QPP 交织器的多级网络 | 第50-55页 |
·交织地址产生器 | 第55-60页 |
·交织器参数的存储 | 第60-62页 |
·通用多级网络 | 第62-68页 |
·本章小结 | 第68-70页 |
第五章 TURBO 译码器VLSI 设计与实现 | 第70-98页 |
·顶层结构 | 第70-74页 |
·顶层结构设计 | 第70-72页 |
·译码器时序 | 第72-74页 |
·存储设计 | 第74-78页 |
·地址产生器 | 第78-81页 |
·并行MAP 译码器设计 | 第81-92页 |
·软输入软输出子译码器的设计 | 第82-84页 |
·分支度量的计算 | 第84-86页 |
·加比选模块的设计 | 第86-91页 |
·LLR 的计算 | 第91-92页 |
·定点仿真 | 第92-94页 |
·设计验证 | 第94-95页 |
·硬件结果 | 第95-97页 |
·本章小结 | 第97-98页 |
第六章 结束语 | 第98-100页 |
·主要工作与创新点 | 第98-99页 |
·主要工作 | 第98页 |
·创新点 | 第98-99页 |
·后续研究工作 | 第99-100页 |
参考文献 | 第100-105页 |
致谢 | 第105-106页 |
攻读硕士学位期间已发表或录用的论文 | 第106-109页 |
附件 | 第109页 |