摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-11页 |
·引言 | 第7-8页 |
·视频压缩芯片比较 | 第8-9页 |
·论文内容及章节安排 | 第9-11页 |
第二章 H.264 标准和高速 PCB 设计基础 | 第11-15页 |
·H.264 标准概述 | 第11页 |
·H.264 编解码器原理 | 第11-13页 |
·编码器的结构 | 第11-12页 |
·解码器结构 | 第12-13页 |
·高速 PCB 设计 | 第13-15页 |
·传输线效应 | 第13页 |
·避免传输线效应的措施 | 第13-14页 |
·IBIS 模型 | 第14-15页 |
第三章 Hi3511 编解码器系统硬件设计与仿真 | 第15-47页 |
·Hi3511 芯片简介 | 第15-16页 |
·芯片架构 | 第15-16页 |
·芯片主要接口 | 第16页 |
·系统方案设计 | 第16-18页 |
·关键电路设计 | 第18-21页 |
·DDR2 模块设计 | 第18-19页 |
·FLASH 模块设计 | 第19页 |
·视频输入输出模块设计 | 第19-21页 |
·以太网控制模块设计 | 第21页 |
·高速 PCB 设计 | 第21-24页 |
·原理图到 PCB 设计 | 第21-22页 |
·PCB 叠层设计 | 第22-23页 |
·PCB 尺寸和布局 | 第23-24页 |
·高速电路布线前仿真 | 第24-33页 |
·布线前设置 | 第24-25页 |
·布线前仿真 | 第25-33页 |
·PCB 布线设计 | 第33-34页 |
·PCB 布线后仿真 | 第34-45页 |
·DDR2 SDRAM 布线后仿真 | 第34-38页 |
·布线后信号串扰仿真 | 第38-45页 |
·PCB 完成图 | 第45-47页 |
第四章 Hi3511 编解码器系统软件开发 | 第47-67页 |
·嵌入式系统简介 | 第47-48页 |
·嵌入式系统开发流程 | 第47页 |
·嵌入式开发环境搭建 | 第47-48页 |
·内核和根文件系统的移植 | 第48-50页 |
·安装交叉编译环境 | 第48-49页 |
·Linux 内核和根文件系统移植 | 第49-50页 |
·设备端音视频编解码程序开发 | 第50-59页 |
·MPP 平台初始化 | 第50-51页 |
·视频编码设计 | 第51-53页 |
·设备端视频解码设计 | 第53-55页 |
·音频编解码设计 | 第55-56页 |
·音频和视频复合编解码设计 | 第56-57页 |
·基于设备端解码的 H.264 编解码实现 | 第57-59页 |
·码流分析 | 第59-62页 |
·H.264 句法元素 | 第59-60页 |
·H.264 码流结构 | 第60-62页 |
·基于 PC 端解码的 H.264 编解码器设计 | 第62-67页 |
·PC 端解码程序设计 | 第63-65页 |
·基于 PC 端解码的 H.264 编解码器的实现 | 第65-67页 |
第五章 总结与展望 | 第67-69页 |
·总结 | 第67页 |
·展望 | 第67-69页 |
致谢 | 第69-71页 |
参考文献 | 第71-73页 |