基于FPGA的MPEG-4压缩算法的性能研究
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·多媒体技术的发展 | 第7页 |
| ·多媒体数据压缩方法 | 第7-8页 |
| ·视频数据压缩标准 | 第8-9页 |
| ·FPGA 技术的发展及现状 | 第9-10页 |
| ·本论文的主要工作及安排 | 第10-11页 |
| ·本章小结 | 第11-13页 |
| 第二章 MPEG-4 视频压缩编码标准 | 第13-23页 |
| ·MPEG-4 标准概述 | 第13页 |
| ·MPEG-4 视频编码器的结构 | 第13-14页 |
| ·MPEG-4 压缩算法的原理分析 | 第14-22页 |
| ·形状编码 | 第16页 |
| ·运动编码 | 第16-18页 |
| ·纹理编码 | 第18-22页 |
| ·本章小结 | 第22-23页 |
| 第三章 运动估计算法的研究 | 第23-35页 |
| ·研究的意义 | 第23页 |
| ·运动估计搜索搜索算法 | 第23-30页 |
| ·全搜索算法 | 第24页 |
| ·菱形搜索算法 | 第24-25页 |
| ·三步搜索算法 | 第25-26页 |
| ·新三步搜索算法 | 第26-27页 |
| ·交叉搜索算法 | 第27页 |
| ·运动矢量场自适应搜索算法 | 第27-28页 |
| ·新菱形搜索算法 | 第28-30页 |
| ·实验结果分析 | 第30-33页 |
| ·本章小结 | 第33-35页 |
| 第四章 MPEG-4 压缩算法的 SOPC 实现 | 第35-57页 |
| ·SOPC 技术 | 第35页 |
| ·软硬件平台简介及 Nios II 系统构建 | 第35-38页 |
| ·SOPC 配置 | 第38-47页 |
| ·Nios II 处理器系统的构建 | 第38-40页 |
| ·Avalon 总线 | 第40-42页 |
| ·DMA 控制器 | 第42-43页 |
| ·SDRAM 控制器 | 第43页 |
| ·FLASH 控制器 | 第43-44页 |
| ·JTAG UART 参数设置 | 第44页 |
| ·System ID 系统标识 | 第44页 |
| ·文件系统的设计 | 第44-47页 |
| ·MPEG-4 压缩算法的实现 | 第47-50页 |
| ·基于 SOPC 平台的优化 | 第50-52页 |
| ·系统结果验证 | 第52-55页 |
| ·本章小结 | 第55-57页 |
| 第五章 总结与展望 | 第57-59页 |
| ·总结 | 第57页 |
| ·展望 | 第57-59页 |
| 致谢 | 第59-61页 |
| 参考文献 | 第61-64页 |