VDSL2串音抵消处理引擎的研究与实现
| 摘要 | 第1-6页 |
| Abstract | 第6-7页 |
| 目录 | 第7-9页 |
| 第一章 绪论 | 第9-17页 |
| ·接入网技术介绍 | 第9-11页 |
| ·xDSL 技术发展 | 第11-12页 |
| ·xDSL 系统串音问题 | 第12-13页 |
| ·国内外研究现状 | 第13-14页 |
| ·课题来源及意义 | 第14-15页 |
| ·论文完成的工作 | 第15页 |
| ·论文的组织 | 第15-17页 |
| 第二章 VDSL2 概述与系统模型 | 第17-28页 |
| ·VDSL2 概述 | 第17-21页 |
| ·VDSL2 功能模型 | 第18-19页 |
| ·频带规划 | 第19-20页 |
| ·传输配置 | 第20-21页 |
| ·Vector 技术概述 | 第21-27页 |
| ·VCE 介绍 | 第21-22页 |
| ·串音消除技术原理 | 第22-24页 |
| ·联合收发处理模型 | 第24-26页 |
| ·部分串音抵消技术 | 第26-27页 |
| ·本章小结 | 第27-28页 |
| 第三章 传统串音抵消算法 | 第28-36页 |
| ·引言 | 第28页 |
| ·下行传输串音抵消技术 | 第28-31页 |
| ·迫零(Zero-forcing:ZF)算法 | 第29-30页 |
| ·一阶(First-order:FO)算法 | 第30-31页 |
| ·上行传输串音抵消技术 | 第31-32页 |
| ·迫零算法 | 第32页 |
| ·一阶算法 | 第32页 |
| ·仿真结果及性能分析 | 第32-35页 |
| ·本章小结 | 第35-36页 |
| 第四章 串音抵消处理引擎的硬件实现 | 第36-52页 |
| ·概述 | 第36-37页 |
| ·串音抵消功能实现 | 第37-39页 |
| ·数据格式介绍 | 第39-43页 |
| ·抵消器模块结构设计 | 第43-45页 |
| ·芯片框图介绍 | 第43-44页 |
| ·串音抵消处理引擎框图简介 | 第44-45页 |
| ·XPE Slice 模块及各子模块设计实现 | 第45-51页 |
| ·XPE Slice 模块设计 | 第45-46页 |
| ·节点(node)模块设计 | 第46-47页 |
| ·D_MUX 模块设计 | 第47-48页 |
| ·X_PRO 模块设计 | 第48-51页 |
| ·XPE_CTRL 模块设计 | 第51页 |
| ·本章小结 | 第51-52页 |
| 第五章 串音抵消处理引擎验证 | 第52-57页 |
| ·验证环境简介 | 第52页 |
| ·VMM 验证环境的构建 | 第52-54页 |
| ·X_PRO 模块仿真结果分析 | 第54-56页 |
| ·实时性与硬件资源分析 | 第56页 |
| ·本章小结 | 第56-57页 |
| 总结与展望 | 第57-58页 |
| 参考文献 | 第58-61页 |
| 攻读硕士学位期间取得的研究成果 | 第61-62页 |
| 致谢 | 第62-63页 |
| 附件 | 第63页 |