一种新型的数字式控制保护器的研制
第一章 系统概述 | 第1-11页 |
第一节 绪论 | 第7-8页 |
1.1 课题来源 | 第7页 |
1.2 控制保护器概述 | 第7-8页 |
第二节 系统方案设计 | 第8-11页 |
1.2.1 计算机系统容错原理 | 第8-9页 |
1.2.2 系统容错设计方案 | 第9-10页 |
1.2.3 论文结构说明 | 第10-11页 |
第二章 新型数字式控制保护器的硬件设计 | 第11-29页 |
第一节 控制保护器与电源系统的关系 | 第11-14页 |
2.1.1 概述 | 第11-12页 |
2.1.2 控制保护器概述 | 第12-14页 |
第二节 系统硬件设计 | 第14-29页 |
2.2.1 系统硬件总体构成 | 第14页 |
2.2.2 设计方法的选择 | 第14-15页 |
2.2.3 CPU部分 | 第15-17页 |
2.2.4 A/D部分 | 第17-18页 |
2.2.5 数字量I/O及其扩展 | 第18-19页 |
2.2.6 信号调理电路 | 第19-25页 |
2.2.7 显示电路 | 第25-29页 |
第三章 系统自检测设计 | 第29-41页 |
第一节 概述 | 第29-30页 |
3.1.1 系统自检测功能 | 第29页 |
3.1.2 BIT的分类 | 第29-30页 |
第二节 BIT的具体实现 | 第30-41页 |
3.2.1 CPU的自检测 | 第30-34页 |
3.2.2 ADT600的自检测 | 第34页 |
3.2.3 信号调理电路的自检测 | 第34-35页 |
3.2.4 开关量输入输出自检测 | 第35-36页 |
3.2.5 故障字典法 | 第36-39页 |
3.2.6 显示电路的自检测 | 第39-41页 |
第四章 系统软件设计 | 第41-60页 |
第一节 软件资源的分配 | 第41页 |
4.1.1 概述 | 第41页 |
4.1.2 系统资源分配 | 第41页 |
第二节 系统任务的分析 | 第41-44页 |
4.2.1 监控任务分析 | 第41页 |
4.2.2 主控任务分析 | 第41-44页 |
第三节 监控程序模块设计 | 第44-46页 |
4.3.1 系统的自检测 | 第44页 |
4.3.2 系统初始化 | 第44页 |
4.3.3 双机的同步控制 | 第44-45页 |
4.3.4 出错处理模块 | 第45-46页 |
第四节 主控程序模块的设计 | 第46-50页 |
4.4.1 信号输入模块设计 | 第46-47页 |
4.4.2 开关量输入输出设计 | 第47页 |
4.4.3 通讯模块的设计 | 第47-49页 |
4.4.4 数据纪录模块的设计 | 第49-50页 |
4.4.5 逻辑控制模块的设计 | 第50页 |
第五节 双机同步的分析 | 第50-53页 |
第六节 WTD在程序中应用 | 第53页 |
第七节 FFT在电源谐波分析的应用 | 第53-55页 |
第八节 显示电路软件的设计 | 第55-60页 |
4.8.1 概述 | 第55页 |
4.8.2 资源使用 | 第55-56页 |
4.8.3 模块化程序设计 | 第56-57页 |
4.8.4 软件容错的设计 | 第57-60页 |
第五章 可靠性分析与下一步工作 | 第60-76页 |
第一节 系统可靠性结构 | 第60-61页 |
5.1.1 可靠性与可靠度 | 第60页 |
5.1.2 系统可靠性结构 | 第60-61页 |
第二节 元件可靠性计算 | 第61-72页 |
5.2.1 分立器件的可靠性计算 | 第63-66页 |
5.2.2 集成电路的可靠性计算 | 第66-72页 |
第三节 模块可靠性计算 | 第72-74页 |
第四节 下一步工作 | 第74-76页 |
参考文献 | 第76-78页 |
致 谢 | 第78页 |