基于硬核复用的SoC微控制器设计及其应用研究
摘要 | 第1-5页 |
Abstract | 第5-12页 |
第一章 绪论 | 第12-18页 |
·引言 | 第12页 |
·SoC微控制器的技术现状 | 第12-14页 |
·关键技术问题及其研究进展 | 第14-16页 |
·论文的研究工作 | 第16-18页 |
第二章 SoC微控制器的基本架构 | 第18-30页 |
·概要 | 第18-19页 |
·微处理器内核 | 第19-25页 |
·控制器 | 第20-21页 |
·算术逻辑单元 | 第21-22页 |
·寄存器组 | 第22-23页 |
·总线互连 | 第23-24页 |
·指令系统 | 第24-25页 |
·外围设备 | 第25-27页 |
·存储器 | 第25-26页 |
·I/O接口 | 第26页 |
·定时/计数器 | 第26-27页 |
·模拟外设 | 第27页 |
·片上总线 | 第27-28页 |
·本章小结 | 第28-30页 |
第三章 芯片的总体设计 | 第30-42页 |
·总体设计要求 | 第30-31页 |
·总体框图 | 第31-32页 |
·设计方法 | 第32-33页 |
·基于Wishbone思想的片上总线实现 | 第33-36页 |
·功能模块的整合 | 第36-41页 |
·A/D转换器 | 第36-39页 |
·CMOS温度传感器 | 第39-41页 |
·本章小结 | 第41-42页 |
第四章 微处理器核的工艺移植 | 第42-54页 |
·工艺移植方案 | 第42-44页 |
·工艺移植的关键步骤 | 第44-53页 |
·电路功能验证 | 第44-48页 |
·基于 PDK的版图生成 | 第48-51页 |
·布线工程 | 第51-52页 |
·版图验证与后仿真 | 第52-53页 |
·本章小结 | 第53-54页 |
第五章 外围电路设计 | 第54-68页 |
·定时/计数器 | 第54-57页 |
·定时/计数器的工作原理 | 第54页 |
·定时/计数器的设计 | 第54-56页 |
·定时/计数器的仿真结果 | 第56-57页 |
·串行接口 | 第57-61页 |
·串行接口工作原理 | 第57-58页 |
·串行接口电路的设计 | 第58-60页 |
·串行接口电路的仿真 | 第60-61页 |
·中断处理 | 第61-64页 |
·中断处理的一般过程 | 第61页 |
·中断处理模块的设计 | 第61-63页 |
·中断处理模块的仿真 | 第63-64页 |
·存储器 | 第64-67页 |
·Memory Compiler | 第64-65页 |
·RAM的总体规划 | 第65-66页 |
·利用Memory Compiler生成SRAM | 第66-67页 |
·本章小结 | 第67-68页 |
第六章 芯片工艺与版图设计 | 第68-74页 |
·工艺简介 | 第68-69页 |
·版图设计方法 | 第69-73页 |
·全定制版图设计 | 第70-71页 |
·基于标准单元的版图设计 | 第71-73页 |
·本章小结 | 第73-74页 |
第七章 总结与展望 | 第74-76页 |
·工作总结 | 第74页 |
·设计展望 | 第74-76页 |
参考文献 | 第76-79页 |
本人硕士期间发表的文章 | 第79-80页 |
致谢 | 第80页 |