摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-7页 |
图目录 | 第7-8页 |
表目录 | 第8-9页 |
第一章 绪论 | 第9-14页 |
·问题的提出 | 第9-10页 |
·研究内容 | 第10-12页 |
·典型的嵌入式SoC架构 | 第10-11页 |
·总线的选择 | 第11页 |
·各种DRAM技术 | 第11页 |
·吞吐率及功耗问题 | 第11-12页 |
·设计目标 | 第12页 |
·重点、难点以及可能的突破 | 第12-13页 |
·重点和难点 | 第12页 |
·可能的突破 | 第12-13页 |
·内容的编排 | 第13-14页 |
第二章 背景知识的介绍 | 第14-26页 |
·各种DRAM技术 | 第14-18页 |
·SDRAM的基本知识 | 第18-22页 |
·SDRAM的内部结构及外部引脚 | 第18-19页 |
·SDRAM的基本命令 | 第19-22页 |
·DRAM的高级控制模式 | 第22-24页 |
·各种低功耗模式 | 第22-23页 |
·存储器访问调度算法的研究 | 第23-24页 |
·AMBAAXI总线 | 第24-26页 |
第三章 设计实现 | 第26-55页 |
·结构设计及模块划分 | 第26-30页 |
·总体结构 | 第27-28页 |
·模块划分 | 第28-30页 |
·顶层接口定义 | 第30-33页 |
·项层接口框图 | 第30页 |
·顶层接口信号 | 第30-33页 |
·配置寄存器定义 | 第33-39页 |
·SDRAM配置寄存器(SDCONR) | 第34-35页 |
·SDRAM时序寄存器(SDTMGR n) | 第35-36页 |
·SDRAM控制寄存器(SDCTLR) | 第36-38页 |
·SDRAM地址寄存器(SDMSKR n) | 第38页 |
·SDRAM片选寄存器(SDCSLR n) | 第38-39页 |
·具体模块实现 | 第39-55页 |
·Write Address FIFO(AWFIFO) | 第39-40页 |
·Read Address Buffer(ARBUFF) | 第40-41页 |
·Write Data FIFO(WDFIFO) | 第41-42页 |
·Read Data Buffer(RB) | 第42页 |
·Host Interface Control(HICTL) | 第42-44页 |
·Address Decoder(ADC) | 第44-45页 |
·Refresh Control(REFC) | 第45页 |
·Control Registers(CR) | 第45页 |
·SDRAM Control(SDC) | 第45-55页 |
·SDRAM正常操作状态 | 第46-50页 |
·存储器访问动态调度器(DSAS) | 第50-55页 |
第四章 设计验证及分析 | 第55-70页 |
·设计测试验证平台 | 第55-57页 |
·验证策略 | 第57页 |
·系统集成的考虑 | 第57-59页 |
·时钟域问题 | 第58-59页 |
·结果分析 | 第59-70页 |
·仿真波形和综合结果 | 第59-61页 |
·效能分析 | 第61-62页 |
·功耗分析 | 第62-70页 |
·SDRAM功耗计算方法 | 第62-66页 |
·采用DSAS的功耗分析 | 第66-70页 |
第五章 总结与展望 | 第70-72页 |
·研究总结 | 第70页 |
·未来展望 | 第70-72页 |
【参考文献】 | 第72-74页 |
致谢 | 第74页 |