第一章 绪论 | 第1-14页 |
§1.1 研究背景 | 第8-9页 |
§1.2 遥控监测系统任务及工作方式 | 第9-12页 |
§1.2.1 遥控监测站主要任务 | 第9页 |
§1.2.2 系统工作方式 | 第9-11页 |
§1.2.3 系统框图 | 第11页 |
§1.2.4 系统功能 | 第11-12页 |
§1.3 遥控监测系统设计要求 | 第12-13页 |
§1.4 主要工作内容 | 第13页 |
§1.5 本章小结 | 第13-14页 |
第二章 频谱监测系统的结构及方案设计 | 第14-22页 |
§2.1 广播数据接口协议 | 第14-17页 |
§2.1.1 物理连接协议层规定 | 第14页 |
§2.1.2 TCP/IP协议层规定 | 第14-15页 |
§2.1.3 HTTP协议层规定 | 第15-16页 |
§2.1.4 XML协议内容 | 第16-17页 |
§2.2 频谱监测设备结构概述 | 第17-19页 |
§2.2.1 网络结构图 | 第17-18页 |
§2.2.2 设备结构图 | 第18-19页 |
§2.3 频谱监测设备工作流程 | 第19页 |
§2.4 本章小结 | 第19-22页 |
第三章 指标监测板的设计及实现 | 第22-30页 |
§3.1 指标监测板结构设计 | 第22页 |
§3.2 指标监测板电路设计及功能细分 | 第22-29页 |
§3.2.1 电源模块 | 第23-24页 |
§3.2.2 中心计算单元 | 第24-27页 |
§3.2.3 AD单元 | 第27-29页 |
§3.3 本章小结 | 第29-30页 |
第四章 FPGA设计及DSP程序设计 | 第30-54页 |
§4.1 FPGA背景简介 | 第30-35页 |
§4.1.1 FPGA简介 | 第31-32页 |
§4.1.2 Altera公司FPGA器件简介 | 第32页 |
§4.1.3 Altera ACEX芯片结构 | 第32-34页 |
§4.1.4 Altera芯片选用 | 第34-35页 |
§4.1.5 FPGA发展趋势及应用 | 第35页 |
§4.2 FPGA程序设计 | 第35-43页 |
§4.2.1 FPGA顶层设计原理图 | 第35-37页 |
§4.2.2 FPGA设计层次结构图 | 第37页 |
§4.2.3 系统接口定义及用法 | 第37-38页 |
§4.2.4 FPGA结构设计分析 | 第38-41页 |
§4.2.5 Quartus仿真 | 第41-43页 |
§4.2.6 FPGA逻辑综合和布局布线 | 第43页 |
§4.3 DSP背景简介 | 第43-48页 |
§4.3.1 DSP芯片简介 | 第43-44页 |
§4.3.2 TMS320F206 DSP特点及结构 | 第44-48页 |
§4.4 DSP程序设计 | 第48-53页 |
§4.4.1 定时器中断子程序 | 第48-49页 |
§4.4.2 串口中断子程序 | 第49-50页 |
§4.4.3 pcint中断子程序 | 第50-52页 |
§4.4.4 DSP软件总体流程图 | 第52-53页 |
§4.5 本章小结 | 第53-54页 |
第五章 上位机软件系统设计 | 第54-62页 |
§5.1 频谱监测系统软件介绍 | 第54-55页 |
§5.1.1 指标监测 | 第54页 |
§5.1.2 频谱扫描 | 第54页 |
§5.1.3 录音(在线监听) | 第54页 |
§5.1.4 设备维护 | 第54页 |
§5.1.5 安全管理&通信管理 | 第54-55页 |
§5.1.6 报警处理 | 第55页 |
§5.2 系统软件流程及各模块说明 | 第55-60页 |
§5.2.1 SOCKET处理模块 | 第56-57页 |
§5.2.2 报警处理模块 | 第57页 |
§5.2.3 RS232处理模块 | 第57-58页 |
§5.2.4 指标监测模块 | 第58页 |
§5.2.5 安全管理模块 | 第58-59页 |
§5.2.6 设备维护模块 | 第59页 |
§5.2.7 录音(在线监听)模块 | 第59-60页 |
§5.2.8 频谱扫描模块 | 第60页 |
§5.2.9 XML报文处理模块 | 第60页 |
§5.3 本章小结 | 第60-62页 |
第六章 结论 | 第62-66页 |
§6.1 监测板电路 | 第62页 |
§6.2 系统性能指标 | 第62-63页 |
§6.3 系统总结 | 第63-66页 |
参考文献 | 第66-69页 |
致谢 | 第69-70页 |