首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文--图像编码论文

基于GPU的AVS视频编码器关键技术的研究与实现

摘要第1-6页
Abstract第6-10页
第1章 绪论第10-18页
   ·课题背景及研究意义第10-11页
   ·视频编码相关技术介绍第11-13页
     ·编码流程第12页
     ·预测方法第12-13页
   ·国内外研究现状第13-17页
     ·国内外GPU在视频编码中的应用第13-16页
     ·GPU在并行视频编码中可能出现的问题第16-17页
   ·论文的研究内容和主要工作第17页
   ·本章小结第17-18页
第2章 基于AVS标准的视频编码原理第18-26页
   ·AVS标准第18页
   ·AVS视频编码基本原理第18-25页
     ·采样第18-19页
     ·预测第19-23页
     ·变换量化第23-24页
     ·率失真理论第24页
     ·视频图像质量评价第24-25页
   ·本章小结第25-26页
第3章 基于GPU并行编码的软硬件支撑平台第26-36页
   ·GPU的体系结构第26-30页
     ·众核微处理器第26-27页
     ·Fermi GF100架构第27-30页
   ·统一计算设备架构CUDA第30-35页
     ·CUDA的优势第30页
     ·CUDA的程序结构第30-31页
     ·CUDA线程调度第31-34页
     ·CUDA硬件映射第34-35页
   ·本章小结第35-36页
第4章 基于GPU的AVS编码器的并行可行性分析与方案设计第36-51页
   ·编码器并行模块的选择第36-37页
   ·变换编码GPU并行化的分析与设计第37-39页
     ·变换编码的并行化可行性分析第37-38页
     ·变换编码的并行化方案设计第38-39页
   ·多参考帧预测GPU并行化的分析与设计第39-40页
     ·多参考帧预测的并行化可行性分析第39页
     ·多参考帧预测的并行化方案设计第39-40页
   ·插值技术GPU并行化的分析与设计第40-43页
     ·插值的并行化可行性分析第40-41页
     ·插值的并行化方案设计第41-43页
   ·宏块级编码GPU并行化的分析与设计第43-48页
     ·宏块级编码的并行化可行性分析第43-47页
     ·宏块级编码的并行化方案设计第47-48页
   ·运动估计GPU并行化的分析与设计第48-50页
     ·运动估计的并行化可行性分析第48-50页
     ·运动估计的并行化方案设计第50页
   ·本章小结第50-51页
第5章 基于GPU的AVS编码器的并行实现第51-74页
   ·实现环境及软硬件平台第51-52页
   ·并行变换编码第52-58页
     ·变换编码的并行实现第52-55页
     ·实验测试结果与分析第55-58页
   ·并行多参考帧预测第58-61页
     ·多参考帧预测的并行实现第58-60页
     ·实验测试结果与分析第60-61页
   ·并行插值第61-63页
     ·插值的并行实现第61-63页
     ·实验测试结果与分析第63页
   ·并行宏块级编码第63-68页
     ·宏块级编码的并行实现第63-65页
     ·实验测试结果与分析第65-68页
   ·并行运动估计第68-69页
     ·运动估计的并行实现第68-69页
     ·实验测试结果与分析第69页
   ·并行模块的整合及并行编码器的最终实现第69-73页
   ·本章小结第73-74页
第6章 总结和展望第74-76页
   ·总结第74页
   ·展望第74-76页
参考文献第76-79页
攻读硕士学位期间发表的学术论文及其他成果第79-80页
攻读硕士学位期间参与的科研项目第80-81页
致谢第81页

论文共81页,点击 下载论文
上一篇:基于逆向工作模式的高校校友运作体系的设计开发
下一篇:RFID系统安全性研究