摘要 | 第1-6页 |
Abstract | 第6-10页 |
第1章 绪论 | 第10-18页 |
·课题背景及研究意义 | 第10-11页 |
·视频编码相关技术介绍 | 第11-13页 |
·编码流程 | 第12页 |
·预测方法 | 第12-13页 |
·国内外研究现状 | 第13-17页 |
·国内外GPU在视频编码中的应用 | 第13-16页 |
·GPU在并行视频编码中可能出现的问题 | 第16-17页 |
·论文的研究内容和主要工作 | 第17页 |
·本章小结 | 第17-18页 |
第2章 基于AVS标准的视频编码原理 | 第18-26页 |
·AVS标准 | 第18页 |
·AVS视频编码基本原理 | 第18-25页 |
·采样 | 第18-19页 |
·预测 | 第19-23页 |
·变换量化 | 第23-24页 |
·率失真理论 | 第24页 |
·视频图像质量评价 | 第24-25页 |
·本章小结 | 第25-26页 |
第3章 基于GPU并行编码的软硬件支撑平台 | 第26-36页 |
·GPU的体系结构 | 第26-30页 |
·众核微处理器 | 第26-27页 |
·Fermi GF100架构 | 第27-30页 |
·统一计算设备架构CUDA | 第30-35页 |
·CUDA的优势 | 第30页 |
·CUDA的程序结构 | 第30-31页 |
·CUDA线程调度 | 第31-34页 |
·CUDA硬件映射 | 第34-35页 |
·本章小结 | 第35-36页 |
第4章 基于GPU的AVS编码器的并行可行性分析与方案设计 | 第36-51页 |
·编码器并行模块的选择 | 第36-37页 |
·变换编码GPU并行化的分析与设计 | 第37-39页 |
·变换编码的并行化可行性分析 | 第37-38页 |
·变换编码的并行化方案设计 | 第38-39页 |
·多参考帧预测GPU并行化的分析与设计 | 第39-40页 |
·多参考帧预测的并行化可行性分析 | 第39页 |
·多参考帧预测的并行化方案设计 | 第39-40页 |
·插值技术GPU并行化的分析与设计 | 第40-43页 |
·插值的并行化可行性分析 | 第40-41页 |
·插值的并行化方案设计 | 第41-43页 |
·宏块级编码GPU并行化的分析与设计 | 第43-48页 |
·宏块级编码的并行化可行性分析 | 第43-47页 |
·宏块级编码的并行化方案设计 | 第47-48页 |
·运动估计GPU并行化的分析与设计 | 第48-50页 |
·运动估计的并行化可行性分析 | 第48-50页 |
·运动估计的并行化方案设计 | 第50页 |
·本章小结 | 第50-51页 |
第5章 基于GPU的AVS编码器的并行实现 | 第51-74页 |
·实现环境及软硬件平台 | 第51-52页 |
·并行变换编码 | 第52-58页 |
·变换编码的并行实现 | 第52-55页 |
·实验测试结果与分析 | 第55-58页 |
·并行多参考帧预测 | 第58-61页 |
·多参考帧预测的并行实现 | 第58-60页 |
·实验测试结果与分析 | 第60-61页 |
·并行插值 | 第61-63页 |
·插值的并行实现 | 第61-63页 |
·实验测试结果与分析 | 第63页 |
·并行宏块级编码 | 第63-68页 |
·宏块级编码的并行实现 | 第63-65页 |
·实验测试结果与分析 | 第65-68页 |
·并行运动估计 | 第68-69页 |
·运动估计的并行实现 | 第68-69页 |
·实验测试结果与分析 | 第69页 |
·并行模块的整合及并行编码器的最终实现 | 第69-73页 |
·本章小结 | 第73-74页 |
第6章 总结和展望 | 第74-76页 |
·总结 | 第74页 |
·展望 | 第74-76页 |
参考文献 | 第76-79页 |
攻读硕士学位期间发表的学术论文及其他成果 | 第79-80页 |
攻读硕士学位期间参与的科研项目 | 第80-81页 |
致谢 | 第81页 |