12bit流水线模数转换器的设计与功耗优化
致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-8页 |
序 | 第8-12页 |
1 引言 | 第12-14页 |
·研究的背景和意义 | 第12页 |
·国际国内研究现状 | 第12-13页 |
·本论文的主要内容 | 第13-14页 |
2 模数转换器的基本介绍 | 第14-24页 |
·各种类型的ADC的结构与性能对比 | 第14-17页 |
·全并行结构的模数转换器 | 第14-15页 |
·流水线结构的模数转换器 | 第15-16页 |
·逐次逼近型模数转换器 | 第16-17页 |
·Σ-Δ模数转换器 | 第17页 |
·ADC的性能参数 | 第17-21页 |
·静态参数 | 第17-19页 |
·动态参数 | 第19-21页 |
·流水线结构的模数转换器的基本结构 | 第21-24页 |
·单级流水线级的结构介绍 | 第21-22页 |
·单级流水线级的行为模型 | 第22-24页 |
3 流水线模数转换器的主要结构设计及仿真 | 第24-48页 |
·子ADC的设计与仿真 | 第24-27页 |
·MDAC的设计与仿真 | 第27-30页 |
·OTA的设计与仿真 | 第30-36页 |
·运算放大器的设计要求 | 第31页 |
·运算放大器的设计 | 第31-33页 |
·共模增益 | 第33-34页 |
·仿真结果以及分析 | 第34-36页 |
·数字校正电路的设计与仿真 | 第36-40页 |
·时钟产生电路 | 第40-42页 |
·两相互不交叠时钟电路的设计原理 | 第40页 |
·两相互不交叠时钟电路的结构设计 | 第40-41页 |
·电路仿真结果及分析 | 第41-42页 |
·比较器 | 第42-48页 |
·比较器的结构与工作原理 | 第42-43页 |
·高速动态锁存比较器的设计 | 第43-44页 |
·仿真结果及分析 | 第44-48页 |
4 流水线模数转换器的噪声以及误差分析 | 第48-56页 |
·噪声分析 | 第48-52页 |
·MOS管的噪声简化模型 | 第48-49页 |
·KT/C的噪声的计算 | 第49-50页 |
·运算放大器噪声 | 第50页 |
·系统层面的噪声源分析 | 第50-51页 |
·单级噪声的分析 | 第51页 |
·单元电路噪声分析 | 第51-52页 |
·误差分析 | 第52-56页 |
·分析采样相关的误差电压 | 第52-53页 |
·电容的非线性和不匹配 | 第53-54页 |
·运算放大器的有限增益和建立时间 | 第54页 |
·热噪声(也称kT/C噪声) | 第54-56页 |
5 流水线模数转换器的功耗分析与优化 | 第56-60页 |
·功耗的分析 | 第56-57页 |
·电容的排布的流水线结构 | 第57-60页 |
6 版图分析优化设计 | 第60-70页 |
·数模混合电路版图设计时的注意事项 | 第60-61页 |
·具体电路版图的设计 | 第61-63页 |
·晶体管版图的设计技巧 | 第61-62页 |
·数字逻辑与时序控制设计 | 第62-63页 |
·电容版图的设计 | 第63页 |
·版图设计过程中出现的寄生效应 | 第63-65页 |
·天线效应 | 第63-64页 |
·闩锁效应 | 第64-65页 |
·二级效应 | 第65页 |
·版图设计过程中的主要步骤 | 第65-66页 |
·焊盘与静电放电(ESD)保护 | 第66-67页 |
·版图验证 | 第67页 |
·芯片的版图 | 第67-70页 |
7 流水线模数转换器的整体仿真测试 | 第70-74页 |
·输入信号测试 | 第70-71页 |
·输入信号一(斜坡信号) | 第70页 |
·输入信号二(正弦信号) | 第70-71页 |
·静态参数的测试 | 第71-72页 |
·动态参数的测试 | 第72-74页 |
8 结论 | 第74-76页 |
·结论 | 第74页 |
·展望 | 第74-76页 |
参考文献 | 第76-80页 |
作者简历 | 第80-84页 |
学位论文数据集 | 第84页 |