基于DSP的H.264实时编码硬件系统及驱动设计
| 中文摘要 | 第1-4页 |
| 英文摘要 | 第4-8页 |
| 1 绪论 | 第8-14页 |
| ·引言 | 第8页 |
| ·视频编码基础 | 第8-9页 |
| ·视频编码发展概况 | 第9-11页 |
| ·H.26X | 第10-11页 |
| ·MPEG | 第11页 |
| ·课题意义及性能指标 | 第11-12页 |
| ·论文的主要工作 | 第12-14页 |
| 2 H.264 视频压缩标准 | 第14-24页 |
| ·引言 | 第14页 |
| ·H.264 编码器特点 | 第14-15页 |
| ·H.264 的档次和级 | 第15-16页 |
| ·帧内预测 | 第16-18页 |
| ·亮度4×4 帧内预测 | 第16-17页 |
| ·亮度16×16 帧内预测 | 第17-18页 |
| ·色度帧内预测 | 第18页 |
| ·帧间预测 | 第18-19页 |
| ·树状结构运动补偿 | 第18-19页 |
| ·运动矢量 | 第19页 |
| ·运动矢量的预测 | 第19页 |
| ·整数变换与量化 | 第19-22页 |
| ·4×4 整数变换 | 第20-21页 |
| ·量化 | 第21-22页 |
| ·熵编码 | 第22页 |
| ·去块效应滤波 | 第22-23页 |
| ·本章小结 | 第23-24页 |
| 3 系统硬件电路设计 | 第24-36页 |
| ·引言 | 第24页 |
| ·芯片选择 | 第24-26页 |
| ·DM642 | 第25-26页 |
| ·系统整体设计 | 第26-27页 |
| ·系统各模块设计 | 第27-34页 |
| ·视频采集模块 | 第27-29页 |
| ·系统时钟与复位电路 | 第29-30页 |
| ·系统供电电路 | 第30-31页 |
| ·DM642 存储器电路 | 第31-34页 |
| ·本章小结 | 第34-36页 |
| 4 DSP 底层驱动的设计 | 第36-50页 |
| ·软件平台及驱动开发流程 | 第36-37页 |
| ·CCS 软件开发平台 | 第36-37页 |
| ·CSL 片级支持库 | 第37页 |
| ·部分外设驱动的编写 | 第37-49页 |
| ·外部存储器端口配置 | 第37-39页 |
| ·视频输入端驱动 | 第39-43页 |
| ·EDMA 驱动 | 第43-45页 |
| ·视频显示端驱动 | 第45-46页 |
| ·SPI 通信驱动的设计 | 第46-49页 |
| ·本章小结 | 第49-50页 |
| 5 基于硬件资源优化代码 | 第50-66页 |
| ·数据调度优化 | 第50-51页 |
| ·存储空间优化 | 第51-60页 |
| ·乒乓缓存优化 | 第53-56页 |
| ·帧内预测数据缓存 | 第56-57页 |
| ·滤波数据缓存 | 第57-58页 |
| ·运动估计与补偿中的缓存优化 | 第58-60页 |
| ·汇编改写优化 | 第60-65页 |
| ·汇编优化方式 | 第61-62页 |
| ·量化函数汇编改写 | 第62-65页 |
| ·本章小结 | 第65-66页 |
| 6 系统总体结构与测试结果 | 第66-72页 |
| ·系统软件流程 | 第66页 |
| ·视频采集数据与视频播放 | 第66-67页 |
| ·视频编解码性能测试 | 第67-71页 |
| ·实时指标测试 | 第68-71页 |
| ·系统稳定性测试 | 第71页 |
| ·本章小结 | 第71-72页 |
| 7 总结与展望 | 第72-74页 |
| ·全文总结 | 第72-73页 |
| ·工作展望 | 第73-74页 |
| 致谢 | 第74-76页 |
| 参考文献 | 第76-80页 |
| 附录 | 第80-82页 |
| A. 作者在攻读学位期间发表的论文目录 | 第80页 |
| B. 作者在攻读学位期间参加的科研项目 | 第80-81页 |
| C. 系统实物照片 | 第81-82页 |