基于路由器平台的EPON上行接口模块设计与实现
| 摘要 | 第6-7页 |
| Abstract | 第7页 |
| 第1章 绪论 | 第10-16页 |
| 1.1 EPON技术的发展概况 | 第10-12页 |
| 1.1.1 EPON技术简介 | 第10-11页 |
| 1.1.2 EPON的发展与现状 | 第11-12页 |
| 1.2 EPON上行接口模块的研究意义 | 第12-14页 |
| 1.2.1 目前国内外研究动态及水平 | 第12-13页 |
| 1.2.2 所选该项目的研究情况及意义 | 第13-14页 |
| 1.3 本论文的研究内容 | 第14页 |
| 1.4 论文的组织结构 | 第14-16页 |
| 第2章 EPON上行接口模块设计框架 | 第16-25页 |
| 2.1 EPON工作基本原理 | 第16-18页 |
| 2.2 EPON系统的组成 | 第18-21页 |
| 2.2.1 OLT介绍 | 第18页 |
| 2.2.2 ONU介绍 | 第18-19页 |
| 2.2.3 ODN介绍 | 第19页 |
| 2.2.4 EPON的分层模型 | 第19-21页 |
| 2.3 EPON上行接口模块设计方案比选 | 第21-22页 |
| 2.4 系统逻辑框架 | 第22-23页 |
| 2.5 本章小结 | 第23-25页 |
| 第3章 EPON上行接口模块硬件设计方案 | 第25-30页 |
| 3.1 硬件系统总体结构 | 第25-26页 |
| 3.2 硬件模块的硬件设计思路 | 第26-28页 |
| 3.3 时钟方案 | 第28页 |
| 3.4 电源方案 | 第28页 |
| 3.5 功能模块接口防护设计 | 第28-29页 |
| 3.6 本章小结 | 第29-30页 |
| 第4章 EPON上行接口模块硬件设计电路图 | 第30-42页 |
| 4.1 核心模块设计 | 第30-34页 |
| 4.2 PHY模块设计 | 第34-36页 |
| 4.3 复位电路设计 | 第36-37页 |
| 4.4 串口电路设计 | 第37-38页 |
| 4.5 电源电路设计 | 第38-40页 |
| 4.6 SFF接口设计 | 第40-41页 |
| 4.7 本章小结 | 第41-42页 |
| 第5章 EPON上行接口模块硬件调试 | 第42-47页 |
| 5.1 主芯片配置管脚硬件调试 | 第42页 |
| 5.2 电源配置及参考电压调试 | 第42-44页 |
| 5.3 时钟硬件调试 | 第44页 |
| 5.4 寄存器调试 | 第44-46页 |
| 5.5 本章小结 | 第46-47页 |
| 结论与展望 | 第47-49页 |
| 致谢 | 第49-50页 |
| 参考文献 | 第50-52页 |