无线LXI逻辑分析仪硬件设计
| 摘要 | 第5-6页 | 
| Abstract | 第6页 | 
| 第一章 绪论 | 第9-14页 | 
| 1.1 课题研究背景及意义 | 第9-11页 | 
| 1.2 无线LXI仪器国内外研究现状 | 第11-12页 | 
| 1.3 课题的研究内容及主要技术目标 | 第12-13页 | 
| 1.4 论文结构安排 | 第13-14页 | 
| 第二章 无线LXI逻辑分析仪总体设计方案 | 第14-20页 | 
| 2.1 总体方案 | 第14-15页 | 
| 2.2 功能电路设计 | 第15-19页 | 
| 2.2.1 无线LXI接口控制模块方案 | 第15-17页 | 
| 2.2.2 数据采集模块方案 | 第17-19页 | 
| 2.3 本章小结 | 第19-20页 | 
| 第三章 无线LXI接口控制模块硬件设计 | 第20-40页 | 
| 3.1 IEEE 1588精确时钟同步协议简介 | 第20-23页 | 
| 3.1.1 同步报文格式与结构 | 第20-21页 | 
| 3.1.2 IEEE 1588时钟同步过程 | 第21-23页 | 
| 3.2 无线LXI接口控制模块的硬件设计 | 第23-25页 | 
| 3.3 IEEE 1588定时触发模块设计 | 第25-34页 | 
| 3.3.1 同步报文截获模块设计 | 第25-29页 | 
| 3.3.2 高精度时钟单元设计 | 第29-33页 | 
| 3.3.3 时基触发单元设计 | 第33-34页 | 
| 3.4 影响同步精度的主要因素 | 第34-36页 | 
| 3.5 硬件总线触发功能设计 | 第36-39页 | 
| 3.6 LAN触发功能设计 | 第39页 | 
| 3.7 本章小结 | 第39-40页 | 
| 第四章 数据采集模块硬件设计 | 第40-58页 | 
| 4.1 数据采样电路设计 | 第40-47页 | 
| 4.2 数据存储电路设计 | 第47-52页 | 
| 4.2.1 存储方式设计 | 第48-50页 | 
| 4.2.2 数据存储控制电路设计 | 第50-52页 | 
| 4.3 触发电路设计 | 第52-57页 | 
| 4.3.1 边沿触发电路设计 | 第52-54页 | 
| 4.3.2 脉宽触发电路设计 | 第54-56页 | 
| 4.3.3 码型/序列触发电路设计 | 第56-57页 | 
| 4.4 本章小结 | 第57-58页 | 
| 第五章 功能测试 | 第58-66页 | 
| 5.1 无线LXI接口模块功能指标测试 | 第58-62页 | 
| 5.1.1 网页访问部分测试 | 第58-60页 | 
| 5.1.2 定时触发同步精度测试 | 第60-61页 | 
| 5.1.3 硬件总线同步精度测试 | 第61-62页 | 
| 5.2 数据采集模块功能指标测试 | 第62-65页 | 
| 5.2.1 最大数据率测试 | 第62-63页 | 
| 5.2.2 最大定时采样率测试 | 第63-64页 | 
| 5.2.3 最大存储深度测试 | 第64-65页 | 
| 5.3 本章小结 | 第65-66页 | 
| 第六章 总结与展望 | 第66-67页 | 
| 致谢 | 第67-68页 | 
| 参考文献 | 第68-70页 | 
| 附录 | 第70-72页 |