摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-13页 |
1.1 多核架构模型简介 | 第9-10页 |
1.2 课题背景及国内外研究现状 | 第10-11页 |
1.3 论文内容结构的安排 | 第11-13页 |
第二章 多核架构并行模型的设计与实现 | 第13-31页 |
2.1 多核架构模型介绍 | 第13-15页 |
2.1.1 多核处理器与单核处理器 | 第13页 |
2.1.2 多核处理器与并行技术 | 第13-14页 |
2.1.3 多核架构下的并行模型 | 第14-15页 |
2.2 OpenMP并行模型的技术与实现 | 第15-24页 |
2.2.1 OpenMP的组成与结构 | 第16-18页 |
2.2.2 OpenMP的性能分析 | 第18-21页 |
2.2.3 循环并行化与数据共享特性 | 第21-22页 |
2.2.4 OpenMP的编程实现与测试 | 第22-24页 |
2.3 多核多线程的关键技术与实现 | 第24-29页 |
2.3.1 数据竞争与同步技术 | 第25-27页 |
2.3.2 负载平衡 | 第27-28页 |
2.3.3 基于OpenMP的同步技术与负载平衡的实现 | 第28-29页 |
2.4 本章小结 | 第29-31页 |
第三章 LDPC编译码的算法与优化应用 | 第31-49页 |
3.1 LDPC编码算法 | 第31-35页 |
3.1.1 LU分解法算法 | 第31-32页 |
3.1.2 快速编码算法 | 第32-34页 |
3.1.3 尾递归快速编码算法 | 第34-35页 |
3.2 LDPC译码算法 | 第35-38页 |
3.2.1 BP算法 | 第36页 |
3.2.2 LLR_BP算法 | 第36-37页 |
3.2.3 增量最小和算法 | 第37-38页 |
3.3 LDPC编译码算法的优化 | 第38-42页 |
3.3.1 LDPC编码算法的优化 | 第38-40页 |
3.3.2 LDPC译码算法的优化 | 第40-42页 |
3.4 LDPC编译码在探空通信中的应用 | 第42-47页 |
3.4.1 基于LDPC码探空通信的系统框架 | 第43-44页 |
3.4.2 基于LDPC码探空通信的关键技术与实现 | 第44-47页 |
3.4.3 基于LDPC码探空通信的系统性能仿真 | 第47页 |
3.5 本章小结 | 第47-49页 |
第四章 基于多核架构的LDPC编译码的设计与实现 | 第49-65页 |
4.1 多核平台下的LDPC编译码系统架构 | 第49-51页 |
4.1.1 LDPC调制方式的选择 | 第50页 |
4.1.2 系统的信道模型 | 第50-51页 |
4.2 多核平台下的LDPC编码的并行实现 | 第51-57页 |
4.2.1 多核平台下LDPC编码的框架 | 第51-54页 |
4.2.2 多核平台下LDPC编码的并行实现 | 第54-57页 |
4.3 多核平台下的LDPC译码的并行实现 | 第57-61页 |
4.3.1 多核平台下LDPC译码的框架 | 第57-59页 |
4.3.2 多核平台下LDPC译码的并行实现 | 第59-61页 |
4.4 多核平台下LDPC编译码的性能仿真 | 第61-62页 |
4.4.1 多核平台下的LDPC编码性能 | 第61-62页 |
4.4.2 多核平台下的LDPC译码性能 | 第62页 |
4.5 本章小结 | 第62-65页 |
第五章 总结与展望 | 第65-67页 |
5.1 全文内容及工作总结 | 第65页 |
5.2 未来工作的展望 | 第65-67页 |
参考文献 | 第67-71页 |
致谢 | 第71-73页 |
攻读学位期间发表的学术论文目录 | 第73页 |