PCI-E总线GPS同步时钟卡的研究
| 摘要 | 第4-5页 |
| Abstract | 第5-6页 |
| 1 绪论 | 第9-16页 |
| 1.1 论文的来源与意义 | 第9-10页 |
| 1.2 同步时钟卡国内外发展现状 | 第10-13页 |
| 1.3 电力系统中同步授时的各种方式 | 第13-14页 |
| 1.4 论文研究内容与组织结构 | 第14-16页 |
| 2 同步时钟从卡的关键技术 | 第16-22页 |
| 2.1 PC机总线 | 第16-19页 |
| 2.2 WDF驱动 | 第19-21页 |
| 2.3 本章小结 | 第21-22页 |
| 3 同步时钟从卡的硬软件设计 | 第22-39页 |
| 3.1 同步时钟从卡功能及性能指标 | 第22-23页 |
| 3.2 同步时钟从卡设计思想 | 第23页 |
| 3.3 同步时钟从卡的硬软件电路设计方法 | 第23-34页 |
| 3.4 同步时钟从卡的授时精度和时间分辨率分析 | 第34-36页 |
| 3.5 同步时钟从卡的应用算法分析 | 第36-37页 |
| 3.6 本章小结 | 第37-39页 |
| 4 基于WDF框架的同步时钟从卡的驱动设计 | 第39-47页 |
| 4.1 驱动程序基本对象 | 第39-40页 |
| 4.2 驱动程序设计方法 | 第40-46页 |
| 4.3 本章小结 | 第46-47页 |
| 5 同步时钟从卡的双机联合调试及结果分析 | 第47-54页 |
| 5.1 应用程序的设计 | 第47页 |
| 5.2 双机联合调试 | 第47-48页 |
| 5.3 同步时钟从卡功能分析论证 | 第48-53页 |
| 5.4 本章小结 | 第53-54页 |
| 6 论文小结与展望 | 第54-56页 |
| 6.1 论文小结 | 第54-55页 |
| 6.2 展望 | 第55-56页 |
| 致谢 | 第56-57页 |
| 参考文献 | 第57-60页 |
| 附录一 (攻读硕士学位期间发表学术论文) | 第60页 |