基于AES电路的旁路攻击及防御方法研究与实现
摘要 | 第4-5页 |
abstract | 第5页 |
第一章 绪论 | 第12-20页 |
1.1 课题研究背景及意义 | 第12-15页 |
1.1.1 密码算法概述 | 第12-13页 |
1.1.2 旁路攻击简介 | 第13-15页 |
1.2 功耗攻击及防御的研究现状 | 第15-18页 |
1.2.1 高阶差分功耗攻击的研究现状 | 第15-16页 |
1.2.2 碰撞攻击的研究现状 | 第16-17页 |
1.2.3 功耗攻击防御措施的研究现状 | 第17-18页 |
1.3 本文的主要研究内容 | 第18-19页 |
1.4 论文结构安排 | 第19-20页 |
第二章 AES电路功耗攻击及防御的研究思路 | 第20-29页 |
2.1 AES电路功耗攻击和防御的总体研究思路 | 第20-21页 |
2.2 高阶差分功耗攻击仿真平台研究思路 | 第21-24页 |
2.2.1 差分功耗攻击DPA的原理 | 第21-22页 |
2.2.2 高阶差分功耗攻击HO-DPA问题分析 | 第22-23页 |
2.2.3 高阶差分功耗攻击仿真平台设计思路 | 第23-24页 |
2.3 HO-DPA攻击防御策略研究思路 | 第24-25页 |
2.3.1 HO-DPA防御策略问题分析 | 第24页 |
2.3.2 高阶掩码研究思路 | 第24-25页 |
2.4 碰撞攻击研究思路 | 第25-27页 |
2.4.1 碰撞攻击问题分析 | 第25-26页 |
2.4.2 差分容错比特碰撞攻击设计研究思路 | 第26-27页 |
2.5 碰撞攻击防御措施设计研究思路 | 第27-28页 |
2.6 本章小结 | 第28-29页 |
第三章 高阶差分功耗攻击及防御的研究与设计 | 第29-47页 |
3.1 功耗攻击的原理 | 第29-31页 |
3.2 高阶差分功耗攻击仿真平台设计与实现 | 第31-42页 |
3.2.1 掩码AES电路的设计 | 第31-36页 |
3.2.2 攻击模块的设计 | 第36-40页 |
3.2.3 高阶差分功耗攻击的实验与验证 | 第40-42页 |
3.3 高阶差分功耗攻击防御措施设计 | 第42-46页 |
3.3.1 抗HO-DPA的掩码AES电路设计 | 第42-44页 |
3.3.2 实验与分析 | 第44-46页 |
3.4 本章小结 | 第46-47页 |
第四章 碰撞攻击的设计与实现 | 第47-57页 |
4.1 碰撞攻击的研究 | 第47-50页 |
4.1.1 碰撞攻击的基本原理 | 第47-48页 |
4.1.2 容错碰撞链的设计 | 第48-49页 |
4.1.3 碰撞攻击的效率分析 | 第49-50页 |
4.2 差分容错比特碰撞攻击设计 | 第50-53页 |
4.2.1 二阶比特碰撞攻击基本原理 | 第50-51页 |
4.2.2 二阶比特碰撞检测器设计 | 第51-52页 |
4.2.3 差分容错比特碰撞攻击设计 | 第52-53页 |
4.3 实验与分析 | 第53-56页 |
4.3.1 比特碰撞攻击的验证与分析 | 第53-55页 |
4.3.2 差分功耗攻击的验证与分析 | 第55-56页 |
4.4 本章小结 | 第56-57页 |
第五章 碰撞攻击防御策略设计与实现 | 第57-69页 |
5.1 S盒研究与设计 | 第57-64页 |
5.1.1 S盒简介 | 第57-58页 |
5.1.2 复合域S盒的设计 | 第58-64页 |
5.2 抗碰撞攻击的并行混合S盒AES电路设计 | 第64-66页 |
5.2.1 碰撞攻击防御策略分析 | 第64页 |
5.2.2 并行混合S盒AES电路设计 | 第64-66页 |
5.3 实验与分析 | 第66-68页 |
5.3.1 复合域S盒的功能验证 | 第66页 |
5.3.2 并行混合S盒AES电路功能验证 | 第66-68页 |
5.4 本章小结 | 第68-69页 |
第六章 总结与展望 | 第69-70页 |
参考文献 | 第70-74页 |
致谢 | 第74-75页 |
在学期间的研究成果及发表的学术论文 | 第75页 |