首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

GRCC一种通用型可重构处理器

摘要第3-4页
ABSTRACT第4页
目录第5-8页
图录第8-9页
表录第9-10页
第一章 绪论第10-16页
    1.1 课题来源第10-11页
    1.2 可重构计算的背景第11-12页
    1.3 可重构计算基本概念第12-14页
    1.4 课题立意与主要工作第14页
    1.5 本文主要内容的组织和安排第14-16页
第二章 可重构计算的理论依据第16-32页
    2.1 可重构计算系统第16-17页
    2.2 可重构计算的分类第17-24页
        2.2.1 按可重构器件与微处理器之间的整合形式分类第17-19页
        2.2.2 按重构发生的时间分类第19-20页
        2.2.3 按可重构器件颗粒度分类第20-21页
        2.2.4 按可重构处理单元分类第21-23页
        2.2.5 按可重构互连网络分类第23-24页
    2.3 可重构系统与通用计算系统第24-25页
        2.3.1 可重构系统与通用计算系统的基本区别第24页
        2.3.2 可重构系统与通用计算系统的相关性第24-25页
    2.4 可重构计算系统与计算模式第25-31页
        2.4.1 IDC 三维结构模型第26-28页
        2.4.2 不同结构模型的机器范例第28-30页
        2.4.3 混合式系统的计算平台第30-31页
    2.5 本章小结第31-32页
第三章 GRCC: 一种通用型可重构处理器架构第32-37页
    3.1 设计思想第32页
        3.1.1 与通用处理器的协同工作第32页
        3.1.2 高速数据通路设计第32页
    3.2 GRCC 模型第32-34页
        3.2.1 架构定义第32-33页
        3.2.2 模块特征第33-34页
    3.3 GRCC 可重构处理系统的特性分析第34-35页
        3.3.1 粒度第34页
        3.3.2 编程深度第34页
        3.3.3 可重构性第34-35页
        3.3.4 计算建模与架构设计第35页
        3.3.5 系统接口第35页
    3.4 本章小结第35-37页
第四章 GRCC 的实现第37-56页
    4.1 GRCC 结构的组织第37-38页
    4.2 可重构计算单元的实现第38-41页
        4.2.1 可重构计算单元介绍第38-39页
        4.2.2 配置单元与配置字第39页
        4.2.3 可重构计算单元功能与优化第39-41页
    4.3 可重构计算阵列的组织第41-44页
        4.3.1 可重构计算阵列的互连第41-42页
        4.3.2 Context Bus 与 Data Bus第42-44页
    4.4 CONTEXT BUFFER第44-46页
    4.5 协处理器接口与通用性第46-49页
        4.5.1 协处理器接口与通用性第46-47页
        4.5.2 协处理器指令第47-49页
    4.6 数据通路第49-51页
        4.6.1 Data Buffer第49-50页
        4.6.2 Embedded DMA 控制器第50-51页
    4.7 可重构系统的控制流与数据流第51-53页
        4.7.1 SIMD 执行方式的Context 传播第51页
        4.7.2 交叠数据传播第51-52页
        4.7.3 GRCC 程序的运行流程第52-53页
    4.8 GRCC 汇编器的设计第53-55页
    4.9 本章小结第55-56页
第五章 常用算法映射第56-65页
    5.1 二维DCT第56-57页
    5.2 FFT第57-60页
    5.3 矩阵乘法第60-62页
    5.4 实验结果与分析第62-64页
        5.4.1 实验环境与实验手段第62-63页
        5.4.2 常用算法的实验数据对比分析第63-64页
        5.4.3 小结第64页
    5.5 本章小结第64-65页
第六章 总结与展望第65-67页
    6.1 论文总结第65页
    6.2 展望第65-67页
参考文献第67-70页
附录1 部件接口详细说明第70-77页
附录2 协处理器指令集与 ARM 指令集的转换第77-89页
附录3 可重构运算单元的配置字定义与 ALU 操作码第89-91页
致谢第91-92页
攻读硕士学位期间已发表或录用的论文第92-94页

论文共94页,点击 下载论文
上一篇:新一代银企互联系统数据交换平台的设计
下一篇:无线传感器网络中最佳协同节点选择策略研究