电力线通信CMOS模拟前端发送器关键技术研究
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-17页 |
第一章 绪论 | 第17-21页 |
1.1 电力线通信的简介 | 第17页 |
1.2 电力线通信的国内外发展情况 | 第17-18页 |
1.2.1 国外的发展情况 | 第17-18页 |
1.2.2 国内的发展情况 | 第18页 |
1.3 电力线模拟前端发送器 | 第18-19页 |
1.4 数模转换器和线驱动电路的发展 | 第19-20页 |
1.5 论文的结构介绍 | 第20-21页 |
第二章 数模转换器的简介 | 第21-35页 |
2.1 数模转换器的基本原理 | 第21-22页 |
2.2 DAC的特性参数 | 第22-28页 |
2.2.1 静态特性 | 第22-25页 |
2.2.2 动态特性 | 第25-27页 |
2.2.3 影响DAC性能的因素 | 第27-28页 |
2.3 DAC的分类和常用结构 | 第28-33页 |
2.3.1 DAC的分类 | 第28页 |
2.3.2 常用的DAC结构 | 第28-33页 |
2.4 本章小结 | 第33-35页 |
第三章 10位100M电流舵DAC的系统设计 | 第35-55页 |
3.1 电流源匹配性和输出电阻的设计 | 第35-40页 |
3.1.1 电流源的匹配性 | 第35-37页 |
3.1.2 电流源的输出阻抗 | 第37-40页 |
3.2 带隙基准的设计 | 第40-42页 |
3.2.1 带隙基准电压源的设计 | 第40-42页 |
3.2.2 电压电流转换电路 | 第42页 |
3.3 数字译码电路的设计 | 第42-48页 |
3.3.1 分段比例的确定 | 第42-45页 |
3.3.2 温度计码译码电路的设计 | 第45-48页 |
3.4 锁存器的设计 | 第48-52页 |
3.4.1 时钟馈通的影响 | 第48-49页 |
3.4.2 锁存器的设计 | 第49-51页 |
3.4.3 锁存器的仿真 | 第51-52页 |
3.5 本章小结 | 第52-55页 |
第四章 线驱动电路的设计 | 第55-65页 |
4.1 线驱动电路的输入级设计 | 第55-56页 |
4.2 运算放大器的输出级 | 第56-60页 |
4.2.1 A类放大器 | 第56-58页 |
4.2.2 B类放大器 | 第58-59页 |
4.2.3 AB类放大器 | 第59-60页 |
4.3 线驱动电路的输出级设计 | 第60-61页 |
4.4 运算放大器的共模反馈 | 第61-62页 |
4.5 运算放大器的极点分析 | 第62-63页 |
4.6 运放的增益仿真 | 第63-64页 |
4.7 本章小结 | 第64-65页 |
第五章 电路仿真与结果分析 | 第65-79页 |
5.1 DAC的仿真 | 第65-71页 |
5.1.2 单调性的仿真 | 第65-66页 |
5.1.3 建立时间的仿真 | 第66-67页 |
5.1.4 无杂散动态范围(SFDR)的仿真 | 第67-69页 |
5.1.5 DAC静态特性的仿真 | 第69-71页 |
5.2 线驱动电路的仿真 | 第71-74页 |
5.2.1 输入共模范围的仿真 | 第71-72页 |
5.2.2 输入输出电压摆幅的仿真 | 第72页 |
5.2.3 建立时间和转换速率的仿真 | 第72-74页 |
5.3 整体电力线通信模拟前端发送器的仿真 | 第74-75页 |
5.4 版图的设计 | 第75-77页 |
5.4.1 DAC电路的版图设计 | 第75-76页 |
5.4.2 线驱动电路版图的设计 | 第76-77页 |
5.5 本章小结 | 第77-79页 |
第六章 总结与展望 | 第79-81页 |
参考文献 | 第81-85页 |
致谢 | 第85-87页 |
作者简介 | 第87-88页 |