| 摘要 | 第5-6页 |
| Abstract | 第6页 |
| 第一章 绪论 | 第9-13页 |
| 1.1 论文研究背景和研究意义 | 第9页 |
| 1.2 国内外研究现状 | 第9-10页 |
| 1.3 论文主要内容和设计指标 | 第10-11页 |
| 1.4 论文的结构安排 | 第11-13页 |
| 第二章 异步电路工作原理 | 第13-31页 |
| 2.1 握手协议 | 第13-15页 |
| 2.1.1 数据编码 | 第13页 |
| 2.1.2 通信相位 | 第13-15页 |
| 2.2 电路框架 | 第15-17页 |
| 2.3 理论模型 | 第17-25页 |
| 2.3.1 基本模型 | 第17-19页 |
| 2.3.2 电路延时模型 | 第19-21页 |
| 2.3.3 模型对比 | 第21-25页 |
| 2.4 异步QDI电路 | 第25-28页 |
| 2.5 面临问题 | 第28-29页 |
| 2.6 本章小结 | 第29-31页 |
| 第三章 异步80C51微处理器设计与NCL单元设计 | 第31-57页 |
| 3.1 异步80C51微处理器设计流程 | 第31-32页 |
| 3.2 异步微处理器流水线设计 | 第32-33页 |
| 3.2.1 同步与异步流水线性能分析与对比 | 第32页 |
| 3.2.2 流水线设计方案 | 第32-33页 |
| 3.3 异步80C51电路架构 | 第33-36页 |
| 3.3.1 整体框图 | 第33-34页 |
| 3.3.2 译码及数据解析模块 | 第34页 |
| 3.3.3 处理器控制模块 | 第34-36页 |
| 3.4 异步寄存器设计方法 | 第36-40页 |
| 3.4.1 基本寄存器单元 | 第36-37页 |
| 3.4.2 寄存器分类及设计方法 | 第37-39页 |
| 3.4.3 寄存器堆优化 | 第39-40页 |
| 3.5 异步电路分支设计方法 | 第40-42页 |
| 3.5.1 基本分支模型对比分析 | 第40-41页 |
| 3.5.2 异步电路分支优化方法 | 第41-42页 |
| 3.6 异步80C51运算单元优化 | 第42-44页 |
| 3.7 异步定制NCL单元库设计 | 第44-53页 |
| 3.7.1 静态逻辑单元与准静态逻辑单元 | 第44-46页 |
| 3.7.2 NCL单元库设计与优化 | 第46-53页 |
| 3.8 异步NCL电路自动化流程 | 第53-55页 |
| 3.9 本章小结 | 第55-57页 |
| 第四章 异步80C51微处理器验证 | 第57-65页 |
| 4.1 异步80C51验证平台 | 第57-58页 |
| 4.2 同步方法对比平台 | 第58页 |
| 4.3 验证结果 | 第58-63页 |
| 4.3.1 异步80C51功能验证 | 第58-59页 |
| 4.3.2 0.6V电压下性能功耗对比结果及分析 | 第59-61页 |
| 4.3.3 性能功耗及能量延迟积随供电电压的变化及对比 | 第61-62页 |
| 4.3.4 文献对比 | 第62-63页 |
| 4.4 本章小结 | 第63-65页 |
| 第五章 总结与展望 | 第65-67页 |
| 5.1 总结 | 第65页 |
| 5.2 展望 | 第65-67页 |
| 致谢 | 第67-69页 |
| 参考文献 | 第69-73页 |
| 作者简介 | 第73页 |