摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-19页 |
1.1 论文研究背景和意义 | 第15-16页 |
1.2 国内外研究现状和发展趋势 | 第16-17页 |
1.3 论文的主体工作 | 第17-19页 |
第二章 高速电流舵数模转换器设计基础 | 第19-33页 |
2.1 DAC的基本工作原理 | 第19-20页 |
2.2 DAC的常见结构 | 第20-24页 |
2.2.1 电压按比例缩放DAC | 第20-21页 |
2.2.2 电荷按比例缩放DAC | 第21-22页 |
2.2.3 电流按比例缩放DAC | 第22-24页 |
2.3 电流舵数模转换器结构 | 第24-26页 |
2.3.1 二进制权重型电流舵DAC | 第24-25页 |
2.3.2 温度计译码型电流舵DAC | 第25页 |
2.3.3 分段型电流舵DAC | 第25-26页 |
2.4 DAC的主要性能参数 | 第26-31页 |
2.4.1 静态参数 | 第26-29页 |
2.4.2 动态参数 | 第29-31页 |
2.5 本章小结 | 第31-33页 |
第三章 影响DAC性能的非理想因素分析 | 第33-43页 |
3.1 毛刺能量对DAC性能的影响 | 第33-34页 |
3.1.1 时钟馈通效应 | 第33-34页 |
3.1.2 单位电流源之间的时序失配 | 第34页 |
3.1.3 开关的翻转切换 | 第34页 |
3.2 电流源失配对DAC性能的影响 | 第34-42页 |
3.2.1 静态失配误差对于电流源低频特性的影响 | 第35-39页 |
3.2.2 动态失配误差对与电流源高频特性的影响 | 第39-42页 |
3.3 本章小结 | 第42-43页 |
第四章 数模转换器总体结构与关键技术 | 第43-61页 |
4.1 DAC总体结构 | 第43-44页 |
4.2 关键技术 | 第44-59页 |
4.2.1 多通道数据内插技术 | 第44-45页 |
4.2.2 DEM译码电路的设计 | 第45-50页 |
4.2.3 数据同步单元 | 第50-51页 |
4.2.4 高速时钟接收与高交叉点四相电流开关电路 | 第51-54页 |
4.2.5 单位电流源设计以及电流源阵列匹配技术 | 第54-59页 |
4.3 本章小结 | 第59-61页 |
第五章 数模转换器仿真与版图设计 | 第61-69页 |
5.1 整体电路的仿真 | 第61-64页 |
5.1.1 基本功能的仿真 | 第61-62页 |
5.1.2 无杂散动态范围(SFDR)的仿真 | 第62-64页 |
5.2 DAC的版图设计 | 第64-67页 |
5.2.1 版图设计中的影响因素 | 第64-65页 |
5.2.2 关键模块的版图设计 | 第65-67页 |
5.2.3 整体版图的布局 | 第67页 |
5.3 本章小结 | 第67-69页 |
第六章 总结与展望 | 第69-71页 |
参考文献 | 第71-75页 |
致谢 | 第75-77页 |
作者简介 | 第77-78页 |