致谢 | 第1-5页 |
摘要 | 第5-6页 |
ABSTRACT | 第6-9页 |
1.引言 | 第9-15页 |
·研究背景 | 第9-10页 |
·研究现状 | 第10-14页 |
·研究内容 | 第14-15页 |
2. MOS电阻阵列工作原理 | 第15-20页 |
·电阻阵列工作原理 | 第15-17页 |
·扫描式电阻阵列工作原理 | 第15-16页 |
·快照式电阻阵列工作原理 | 第16-17页 |
·课题研制目标 | 第17-18页 |
·MOS电阻阵列驱动系统 | 第18-20页 |
3. MOS电阻阵列驱动系统硬件设计 | 第20-43页 |
·FPGA外围电路设计 | 第20-26页 |
·FPGA选型 | 第20-21页 |
·FPGA供电电路设计 | 第21-24页 |
·FPGA JTAG接口与程序存储Flash电路设计 | 第24-26页 |
·晶振电路 | 第26页 |
·数据缓冲电路设计 | 第26-28页 |
·千兆/百兆以太网电路设计 | 第28-33页 |
·介质无关接口 | 第29-31页 |
·PHY层硬件设计 | 第31-32页 |
·匹配电路设计 | 第32-33页 |
·光纤接口电路设计 | 第33-35页 |
·32路DAC转换电路设计 | 第35-40页 |
·DAC选型 | 第35-36页 |
·DAC电路设计 | 第36-38页 |
·DAC模块电源电路设计 | 第38-39页 |
·32路DAC数字信号完整性与同步问题 | 第39-40页 |
·电平转换电路设计 | 第40-41页 |
·MOS电阻阵列环境控制 | 第41-43页 |
4. MOS电阻阵列驱动系统软件设计 | 第43-57页 |
·FPGA软件设计 | 第43-50页 |
·时钟模块程序设计 | 第43-44页 |
·千兆以太网MAC实现 | 第44-46页 |
·DAC驱动程序实现 | 第46-48页 |
·MOS电阻阵列驱动时序实现 | 第48-49页 |
·异步时钟信号同步问题 | 第49-50页 |
·上位机软件设计 | 第50-57页 |
·图像数据的读取与预处理 | 第50-53页 |
·图像数据传输 | 第53-54页 |
·MOS电阻阵列环境监视系统上位机软件 | 第54-57页 |
5. 实验结果与分析 | 第57-73页 |
·电阻阵驱动系统硬件测试 | 第57-60页 |
·以太网数据收发测试 | 第57-58页 |
·DAC以及MOS电阻阵驱动时序匹配测试 | 第58-60页 |
·上位机软件测试 | 第60-64页 |
·数据读取、预处理与数据发送测试 | 第60-63页 |
·MOS电阻阵列环境控制设备监视程序测试 | 第63-64页 |
·系统测试 | 第64-73页 |
·MOS电阻阵列测试系统与操作流程简介 | 第64-66页 |
·MOS电阻阵列驱动时序与静态图像成像测试 | 第66-68页 |
·MOS电阻阵列温度模拟范围测试 | 第68-71页 |
·MOS电阻阵列动态场景帧频测试 | 第71-73页 |
6. 总结与展望 | 第73-75页 |
参考文献 | 第75-78页 |
附录A | 第78-80页 |
作者简介及在学期间发表的学术论文与研究成果 | 第80页 |