摘要 | 第1-5页 |
Abstract | 第5-8页 |
第一章 绪论 | 第8-12页 |
·课题研究背景 | 第8-11页 |
·论文主要内容 | 第11-12页 |
第二章 量子纠错理论与容错量子计算 | 第12-29页 |
·量子纠错码 | 第12-16页 |
·量子 LDPC 纠错码 | 第16-17页 |
·容错量子计算基本概念 | 第17-20页 |
·容错构造实现 | 第20-28页 |
·量子门容错实现 | 第22-24页 |
·纠错过程容错实现 | 第24-28页 |
·本章小结 | 第28-29页 |
第三章 (16,4)量子 LDPC 码及其 CNOT 门扩展矩形容错构造 | 第29-48页 |
·容错量子计算阈值理论 | 第29-34页 |
·级联编码思想 | 第29-30页 |
·扩展矩形法阈值估计 | 第30-33页 |
·阈值理论精度及开销推导 | 第33-34页 |
·(16,4)量子 LDPC 码 | 第34-37页 |
·(16,4)量子 LDPC 码构造 | 第35-36页 |
·仿真及性能分析 | 第36-37页 |
·基于(16,4)量子 LDPC 码的 CNOT 门扩展矩形容错构造 | 第37-42页 |
·量子 LDPC 码与 Shor-EC | 第37-38页 |
·基于(16,4)量子 LDPC 码的 CNOT 门扩展矩形容错构造实现 | 第38-40页 |
·基于(16,4)量子 LDPC 码的 CNOT 门扩展矩形阈值及开销 | 第40-42页 |
·本章小结 | 第42-48页 |
·基于循环差集构造纠缠辅助 LDPC 量子码 | 第43-45页 |
·仿真结果及分析 | 第45-48页 |
第四章 基于重叠法的(49,1,9)量子码 CNOT 门扩展矩形容错构造 | 第48-60页 |
·Steane-EC 中容错辅助态制备 | 第48-53页 |
·Steane-EC 容错辅助态 | 第48-50页 |
·拉丁矩形法容错辅助态制备 | 第50-53页 |
·基于重叠法的(49,1,9)量子码 CNOT 门扩展矩形容错构造 | 第53-59页 |
·重叠法容错辅助态制备 | 第53-54页 |
·基于重叠法的(49,1,9)量子码容错辅助态制备 | 第54-58页 |
·基于重叠法的(49,1,9)量子码 CNOT 门扩展矩形容错构造 | 第58-59页 |
·本章小结 | 第59-60页 |
第五章 总结与展望 | 第60-62页 |
·课题研究总结 | 第60-61页 |
·进一步的工作 | 第61-62页 |
参考文献 | 第62-65页 |
攻读硕士学位期间撰写的论文 | 第65-66页 |
致谢 | 第66页 |