摘要 | 第1-5页 |
ABSTRACT | 第5-6页 |
目录 | 第6-8页 |
第一章 绪论 | 第8-16页 |
·前言 | 第8-9页 |
·1000BASE-T千兆以太网概述 | 第9-11页 |
·1000BASE-T物理层国内外研究现状 | 第11-14页 |
·本文的内容和结构安排 | 第14-16页 |
第二章 1000BASE-T物理层概述 | 第16-32页 |
·1000BASE-T物理层结构和功能概述 | 第16-18页 |
·1000BASE-T发送端 | 第16-17页 |
·1000BASE-T接收端 | 第17-18页 |
·1000BASE-T传输信道研究 | 第18-24页 |
·1000BASE-T信道分析 | 第18-19页 |
·1000BASE-T信道仿真 | 第19-24页 |
·1000BASE-T均衡技术 | 第24-28页 |
·线性自适应均衡器 | 第24-27页 |
·判决反馈均衡器 | 第27-28页 |
·编解码与调制技术 | 第28-30页 |
·网格编码调制技术 | 第28-29页 |
·维特比译码原理 | 第29-30页 |
·本章小结 | 第30-32页 |
第三章 1000BASE-T物理层编解码及调制的实现 | 第32-51页 |
·编码调制的实现 | 第32-41页 |
·扰码器的实现 | 第33-35页 |
·网格编码调制的实现 | 第35-39页 |
·低复杂度符号映射 | 第39-41页 |
·控制状态机的设计 | 第41-47页 |
·发送状态机实现 | 第43-45页 |
·接收状态机实现 | 第45-47页 |
·PCS同步 | 第47-48页 |
·编码调制部分实现结果 | 第48-50页 |
·本章小结 | 第50-51页 |
第四章 1000BASE-T物理层均衡解码结构设计与实现 | 第51-81页 |
·前置线性均衡器的设计 | 第51-55页 |
·阶数和步长选取 | 第52-53页 |
·字长和精度选取 | 第53-54页 |
·算法设计结果 | 第54-55页 |
·数据对齐电路设计与实现 | 第55-58页 |
·数据对齐算法 | 第55-56页 |
·数据对齐结构设计 | 第56-58页 |
·传统均衡解码器结构 | 第58-66页 |
·串联式均衡与译码 | 第59-62页 |
·并行判决反馈译码 | 第62-64页 |
·传统结构均衡解码器性能分析 | 第64-66页 |
·改进型均衡解码器设计与实现 | 第66-78页 |
·改进型均衡解码器设计 | 第66-69页 |
·改进型均衡解码器实现 | 第69-78页 |
·系统联合仿真与实现 | 第78-80页 |
·本章小结 | 第80-81页 |
第五章 总结与展望 | 第81-83页 |
·总结 | 第81-82页 |
·全文内容总结 | 第81页 |
·设计经验总结 | 第81-82页 |
·展望 | 第82-83页 |
参考文献 | 第83-89页 |
附录 | 第89-106页 |
致谢 | 第106-107页 |
攻读学位期间主要的研究成果 | 第107页 |