首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

分时交替ADC频域加权校准算法的设计及实现

摘要第1-5页
ABSTRACT第5-13页
第一章 绪论第13-20页
   ·课题研究背景第13-16页
   ·TIADC系统发展概况第16-18页
   ·本文主要研究内容与创新点第18页
   ·论文结构安排第18-20页
第二章 TIADC系统信号重构理论基础第20-39页
   ·信号采样原理第20-23页
     ·采样定理第20-21页
     ·均匀采样第21-22页
     ·信号重构第22-23页
   ·采样率变换第23-26页
     ·抽取第24-25页
     ·内插第25-26页
   ·分时交替ADC系统原理第26-28页
   ·分时交替ADC失配误差第28-34页
     ·失配误差模型第29-31页
     ·失配误差分析第31-33页
     ·失配误差对系统性能的影响第33-34页
   ·分时交替ADC系统性能评估第34-37页
     ·频谱分析权衡第35-36页
     ·ADC动态参数第36-37页
   ·本章小结第37-39页
第三章 时钟误差校准技术研究第39-47页
   ·时钟误差校准技术第39-42页
     ·时钟误差的模拟补偿第39-41页
     ·数字后处理技术第41-42页
   ·TIADC系统虚拟平台的开发第42-46页
     ·MATLAB GUI简介第42-44页
     ·虚拟开发平台第44-46页
   ·本章小结第46-47页
第四章 频域加权校准算法设计第47-71页
   ·频域加权校准算法的基本原理第47-54页
     ·通道间频谱特性的联系第48-50页
     ·频域加权算法的提出第50-53页
     ·算法实现步骤第53-54页
   ·增益和时钟误差的估计第54-59页
     ·正弦拟合四参数估计算法第55-56页
     ·四参数误差估计仿真第56-59页
   ·校准算法仿真及性能评估第59-66页
     ·算法有效性仿真第59-63页
     ·测量误差精度对算法的影响第63-66页
   ·定点仿真及分析第66-70页
     ·定点仿真第66-70页
     ·子通道 FFT 点数 N 的确定第70页
   ·限制与改进第70页
   ·本章小结第70-71页
第五章 增益和时钟误差校准算法电路设计与实现第71-85页
   ·电路设计可行性分析第71-72页
     ·设计目标和技术难点第71页
     ·设计方案第71-72页
   ·FFT处理模块的设计第72-78页
     ·FFT原理第72-75页
     ·蝶形处理单元设计第75-76页
     ·FFT地址产生单元设计第76-77页
     ·串并与并串转换模块设计第77页
     ·流水线FFT实现第77-78页
   ·加权系数处理与IFFT模块设计第78-79页
   ·增益和时钟误差校准电路仿真与分析第79-81页
     ·电路验证流程第79-80页
     ·功能仿真及结果分析第80-81页
   ·电路测试与分析第81-84页
     ·校准电路测试方案第81-82页
     ·电路性能分析第82-84页
   ·本章小结第84-85页
第六章 总结与展望第85-87页
   ·总结第85页
   ·展望第85-87页
致谢第87-88页
参考文献第88-91页
个人简历及攻读硕士学位期间的研究成果第91-92页

论文共92页,点击 下载论文
上一篇:基于FPGA和单片机的DDS信号发生器设计
下一篇:面向3D-Mesh片上网络服务质量保证机制研究