| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第1章 引言 | 第8-11页 |
| ·课题背景及意义 | 第8页 |
| ·移动通信实验系统的研发与现状 | 第8-9页 |
| ·本课题研究的主要内容 | 第9页 |
| ·本文的组织结构 | 第9-11页 |
| 第2章 总体设计 | 第11-17页 |
| ·整体设计思想 | 第11页 |
| ·关键技术和研究重点 | 第11-15页 |
| ·课题的主要内容 | 第11-12页 |
| ·语音压缩与语音变换的实现 | 第12-14页 |
| ·扩频通信的实现 | 第14-15页 |
| ·数字调制和解调的实现 | 第15页 |
| ·实验设计 | 第15-17页 |
| 第3章 硬件设计 | 第17-37页 |
| ·系统采用的核心元器件及其选择理由 | 第18-23页 |
| ·MSP430F149 | 第18页 |
| ·AMBE-2000 | 第18-19页 |
| ·TMS320C5509 | 第19-20页 |
| ·EPM240T100C5N | 第20-22页 |
| ·FYD12864 | 第22-23页 |
| ·中央控制模块 | 第23-24页 |
| ·信号处理模块 | 第24-25页 |
| ·语音压缩、线路编译码模块 | 第25-29页 |
| ·逻辑与时序控制模块 | 第29-33页 |
| ·CPLD 和FPGA 逻辑器件特点 | 第29-30页 |
| ·Altera 公司的可编程逻辑器件 | 第30-31页 |
| ·EPM240T100 与Flash 存储器之间的连接方法 | 第31-32页 |
| ·CPLD 实现的选通逻辑 | 第32-33页 |
| ·射频系统收发模块 | 第33-34页 |
| ·交互模块与实验模块 | 第34-37页 |
| 第4章 软件设计 | 第37-52页 |
| ·中央控制模块软件设计 | 第37-44页 |
| ·IAR 编译软件与MSP430 FET 仿真工具 | 第37-39页 |
| ·MSP430 单片机控制程序 | 第39-44页 |
| ·逻辑与时序控制模块软件设计 | 第44-48页 |
| ·MAX + plus II 编译环境 | 第44-45页 |
| ·可编程硬件描述语言VHDL | 第45-47页 |
| ·CPLD 逻辑与时序控制编程设计 | 第47-48页 |
| ·信号处理模块软件设计 | 第48-52页 |
| ·CCS2.0 编译环境与仿真工具 | 第48-50页 |
| ·CDMA 编码与数字调制解调的编程设计 | 第50-52页 |
| 第5章 实验设计 | 第52-59页 |
| ·伪随机序列产生实验 | 第52-55页 |
| ·信源编码实验 | 第55-56页 |
| ·扩频通信基础实验 | 第56-57页 |
| ·数字调制和解调实验 | 第57页 |
| ·数据和话音业务通信实验 | 第57-59页 |
| 第6章 结论 | 第59-60页 |
| 致谢 | 第60-61页 |
| 参考文献 | 第61-64页 |
| 攻读学位期间取得学术成果 | 第64-65页 |
| 附录 | 第65-79页 |