| 摘要 | 第1-5页 |
| Abstract | 第5-6页 |
| 第一章 引言 | 第6-13页 |
| ·研究背景 | 第6-7页 |
| ·数字电视系统组成 | 第7-8页 |
| ·复用器概述及体系结构 | 第8-9页 |
| ·节目时钟参考(PCR)校正在复用器中的作用 | 第9-11页 |
| ·本文的研究内容与工作 | 第11-12页 |
| ·论文的组织 | 第12-13页 |
| 第二章 数字电视MPEG-2标准 | 第13-22页 |
| ·MPEG—2标准概述 | 第13页 |
| ·MPEG—2标准的编码方式 | 第13-15页 |
| ·MPEG—2传输流系统层概述 | 第15页 |
| ·MPEG—2系统层协议规范 | 第15-20页 |
| ·PCR在数字电视发送和接收系统中的作用 | 第20-22页 |
| 第三章 数字前端复用器的系统结构 | 第22-32页 |
| ·复用器的结构设计 | 第22-25页 |
| ·节目复用器的硬件系统 | 第22-23页 |
| ·信道复用器的硬件系统 | 第23-24页 |
| ·空包的定义与填充机制 | 第24页 |
| ·输入传输流的监视 | 第24-25页 |
| ·复用的几个基本要求 | 第25页 |
| ·节目时钟参考(PCR)在复用器中的作用 | 第25-29页 |
| ·时间标记与PTS、DTS | 第26-27页 |
| ·音频/视频同步、节目时钟参考(PCR)及其抖动影响 | 第27-28页 |
| ·节目时钟参考(PCR)校正 | 第28-29页 |
| ·复用器系统功能与特点概述 | 第29-32页 |
| ·复用器系统的主要功能 | 第29-31页 |
| ·复用器的技术参数 | 第31-32页 |
| 第四章 PCR校正的硬件实现 | 第32-50页 |
| ·PCR校正系统整体结构硬件设计 | 第32-33页 |
| ·接收模块的设计 | 第33-37页 |
| ·控制串并转换芯片CY78933接口设计 | 第33-34页 |
| ·接收状态机模块 | 第34-37页 |
| ·PCR校正处理单元模块的设计 | 第37页 |
| ·缓冲区模块的设计 | 第37-39页 |
| ·发送模块设计 | 第39-44页 |
| ·发送模块的结构设计 | 第39-43页 |
| ·SPI接口模块 | 第43页 |
| ·发送状态机模块 | 第43-44页 |
| ·UART接口的设计 | 第44-46页 |
| ·其他模块的设计 | 第46-47页 |
| ·寄存器模块 | 第46页 |
| ·传输流流量控制模块设计 | 第46-47页 |
| ·综合与布局布线 | 第47-50页 |
| 第五章 PCR校正的仿真与验证 | 第50-58页 |
| ·验证平台的建立 | 第50-51页 |
| ·仿真结果 | 第51-55页 |
| ·整体系统在FPGA电路测试板上验证 | 第55-58页 |
| 第六章 结束语 | 第58-60页 |
| ·总结 | 第58页 |
| ·展望 | 第58-60页 |
| 致谢 | 第60-61页 |
| 参考文献 | 第61-63页 |
| 附录 | 第63-65页 |