首页--工业技术论文--无线电电子学、电信技术论文--电视论文--电视:按体制分论文--数字电视论文

数字电视地面广播传输系统LDPC编解码方案设计

摘要第1-5页
ABSTRACT第5-11页
第一章 绪论第11-16页
   ·数字电视地面广播发展现状第11页
   ·国外地面传输标准简介第11-13页
   ·我国数字电视地面广播发展概况第13-14页
   ·主要研究工作与本文结构第14-16页
     ·研究工作第14页
     ·本文结构第14-16页
第二章 我国数字电视地面广播标准及其系统概述第16-25页
   ·数字电视地面广播标准的技术特点第16-21页
     ·调制发射系统结构第16页
     ·BCH和LDPC级联的信道编码第16-17页
     ·符号交织和系统帧结构第17-20页
     ·基带后处理和射频信号第20页
     ·基带信号频谱特性和谱模板第20-21页
   ·标准中发端系统实现的总体方案与设计层次第21-23页
     ·总体方案第21-22页
     ·发端系统FPGA的设计流程第22-23页
   ·FPGA设计方法集开发流程第23-24页
     ·FPGA设计方法第23-24页
     ·FPGA开发流程第24页
   ·小结第24-25页
第三章 准循环LDPC码编码结构第25-51页
   ·LDPC码的研究现状分析及应用第25-32页
     ·线性分组码第25-27页
       ·生成矩阵和校验矩阵第25-26页
       ·码距和码重第26-27页
     ·LDPC码的简介和构造第27-31页
       ·LDPC码的定义第27-30页
       ·LDPC码的构造第30-31页
     ·LDPC码的应用第31-32页
   ·准循环LDPC码简介第32-34页
     ·准循环LDPC码简介第32页
     ·准循环LDPC码定义第32-34页
   ·准循环LDPC码编码器算法设计第34-36页
     ·循环行列式形式的生成矩阵第34-35页
     ·准循环LDPC码编码实现第35-36页
   ·准循环LDPC码编码器结构分析第36-44页
     ·基于SRAA电路的串行准循环LDPC码编码器第36-39页
     ·基于SRAA电路的并行准循环LDPC码编码器第39-40页
     ·二阶编码电路第40-44页
   ·准循环LDPC码编码器设计与实现第44-50页
     ·准循环LDPC码编码器总体设计第44-46页
       ·编码器的总体设计方案第44-45页
       ·编码器的总体设计框图第45-46页
     ·编码器各组成部分结构设计第46-49页
       ·输入缓存单元ISU的设计第46-47页
       ·生成矩阵存储单元GMSU的设计第47页
       ·矩阵乘法运算单元MMU的设计第47-48页
       ·输出缓存单元OSU的设计第48-49页
     ·编码器实现结果第49-50页
   ·小结第50-51页
第四章 准循环LDPC码译码结构第51-67页
   ·LDPC码的译码算法第51-55页
     ·置信传播算法第51-54页
     ·简化算法之最小和算法第54-55页
   ·常用的LDPC译码器结构第55-57页
     ·LDPC译码器简介第55-56页
     ·串行译码器结构第56-57页
     ·并行译码器的结构第57页
     ·部分并行译码器的结构第57页
   ·准循环LDPC码译码器实现结构第57-60页
     ·总体结构第57-59页
     ·运算单元结构第59-60页
   ·DMB-T系统中准循环译码器实现结构第60-66页
     ·总体结构第61-64页
     ·三种LDPC码率复用第64-65页
     ·仿真结果第65-66页
   ·小结第66-67页
第五章 总结第67-68页
   ·对本论文工作总结第67页
   ·对未来工作展望第67-68页
致谢第68-69页
参考文献第69-71页
攻硕期间取得的研究成果第71页

论文共71页,点击 下载论文
上一篇:四川联通网间综合结算系统
下一篇:合成孔径雷达回波模拟器的建模仿真与系统设计