数字电视地面广播传输系统LDPC编解码方案设计
摘要 | 第1-5页 |
ABSTRACT | 第5-11页 |
第一章 绪论 | 第11-16页 |
·数字电视地面广播发展现状 | 第11页 |
·国外地面传输标准简介 | 第11-13页 |
·我国数字电视地面广播发展概况 | 第13-14页 |
·主要研究工作与本文结构 | 第14-16页 |
·研究工作 | 第14页 |
·本文结构 | 第14-16页 |
第二章 我国数字电视地面广播标准及其系统概述 | 第16-25页 |
·数字电视地面广播标准的技术特点 | 第16-21页 |
·调制发射系统结构 | 第16页 |
·BCH和LDPC级联的信道编码 | 第16-17页 |
·符号交织和系统帧结构 | 第17-20页 |
·基带后处理和射频信号 | 第20页 |
·基带信号频谱特性和谱模板 | 第20-21页 |
·标准中发端系统实现的总体方案与设计层次 | 第21-23页 |
·总体方案 | 第21-22页 |
·发端系统FPGA的设计流程 | 第22-23页 |
·FPGA设计方法集开发流程 | 第23-24页 |
·FPGA设计方法 | 第23-24页 |
·FPGA开发流程 | 第24页 |
·小结 | 第24-25页 |
第三章 准循环LDPC码编码结构 | 第25-51页 |
·LDPC码的研究现状分析及应用 | 第25-32页 |
·线性分组码 | 第25-27页 |
·生成矩阵和校验矩阵 | 第25-26页 |
·码距和码重 | 第26-27页 |
·LDPC码的简介和构造 | 第27-31页 |
·LDPC码的定义 | 第27-30页 |
·LDPC码的构造 | 第30-31页 |
·LDPC码的应用 | 第31-32页 |
·准循环LDPC码简介 | 第32-34页 |
·准循环LDPC码简介 | 第32页 |
·准循环LDPC码定义 | 第32-34页 |
·准循环LDPC码编码器算法设计 | 第34-36页 |
·循环行列式形式的生成矩阵 | 第34-35页 |
·准循环LDPC码编码实现 | 第35-36页 |
·准循环LDPC码编码器结构分析 | 第36-44页 |
·基于SRAA电路的串行准循环LDPC码编码器 | 第36-39页 |
·基于SRAA电路的并行准循环LDPC码编码器 | 第39-40页 |
·二阶编码电路 | 第40-44页 |
·准循环LDPC码编码器设计与实现 | 第44-50页 |
·准循环LDPC码编码器总体设计 | 第44-46页 |
·编码器的总体设计方案 | 第44-45页 |
·编码器的总体设计框图 | 第45-46页 |
·编码器各组成部分结构设计 | 第46-49页 |
·输入缓存单元ISU的设计 | 第46-47页 |
·生成矩阵存储单元GMSU的设计 | 第47页 |
·矩阵乘法运算单元MMU的设计 | 第47-48页 |
·输出缓存单元OSU的设计 | 第48-49页 |
·编码器实现结果 | 第49-50页 |
·小结 | 第50-51页 |
第四章 准循环LDPC码译码结构 | 第51-67页 |
·LDPC码的译码算法 | 第51-55页 |
·置信传播算法 | 第51-54页 |
·简化算法之最小和算法 | 第54-55页 |
·常用的LDPC译码器结构 | 第55-57页 |
·LDPC译码器简介 | 第55-56页 |
·串行译码器结构 | 第56-57页 |
·并行译码器的结构 | 第57页 |
·部分并行译码器的结构 | 第57页 |
·准循环LDPC码译码器实现结构 | 第57-60页 |
·总体结构 | 第57-59页 |
·运算单元结构 | 第59-60页 |
·DMB-T系统中准循环译码器实现结构 | 第60-66页 |
·总体结构 | 第61-64页 |
·三种LDPC码率复用 | 第64-65页 |
·仿真结果 | 第65-66页 |
·小结 | 第66-67页 |
第五章 总结 | 第67-68页 |
·对本论文工作总结 | 第67页 |
·对未来工作展望 | 第67-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-71页 |
攻硕期间取得的研究成果 | 第71页 |