DDS扩频技术研究
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 引言 | 第9-13页 |
·频率合成技术概述 | 第9-10页 |
·直接频率合成技术(DS) | 第9页 |
·间接频率合成技术,锁相环(PLL) | 第9-10页 |
·直接数字频率合成技术(DDS) | 第10页 |
·国内外技术发展水平 | 第10-11页 |
·文章结构安排 | 第11-13页 |
第二章 频率合成技术的理论基础 | 第13-36页 |
·直接数字频率合成技术的理论基础 | 第13-24页 |
·DDS的基本原理和组成 | 第13-14页 |
·DDS的构成 | 第14-16页 |
·DDS输出频谱分析 | 第16-24页 |
·锁相环技术的基本原理 | 第24-36页 |
·锁相环路的组成及工作原理 | 第24-28页 |
·锁相环工作的定性分析 | 第28-36页 |
第三章 DDS扩频技术的方案研究 | 第36-42页 |
·DDS频综技术概述 | 第36-39页 |
·DDS+DS(倍频)频率合成方案 | 第36-37页 |
·DDS直接激励PLL方案 | 第37-38页 |
·PLL内嵌DDS混合方案 | 第38页 |
·DDS与PLL环外混频的方案 | 第38-39页 |
·DDS扩频技术工作原理分析 | 第39-42页 |
第四章 DDS扩频技术的设计 | 第42-67页 |
·引言 | 第42页 |
·方案论证和可行性分析 | 第42-47页 |
·方案可行性分析 | 第42-44页 |
·指标可行性分析 | 第44-47页 |
·关键器件的选择 | 第47-50页 |
·DDS芯片的选择 | 第47-48页 |
·压控振荡器(VCO)的选择 | 第48页 |
·鉴相器芯片的选择 | 第48-49页 |
·调制器芯片的选择 | 第49-50页 |
·差分放大芯片的选择 | 第50页 |
·单片机的选择 | 第50页 |
·电路的设计 | 第50-67页 |
·DDS电路设计 | 第50-52页 |
·PLL部分电路设计 | 第52-58页 |
·高速微波开关的设计 | 第58-59页 |
·差分放大器电路设计 | 第59页 |
·调制器电路设计 | 第59-60页 |
·滤波器电路的设计 | 第60-62页 |
·单片机控制部分和系统电源的设计 | 第62-64页 |
·系统总体设计 | 第64-67页 |
第五章 系统的调试和结果分析 | 第67-78页 |
·DDS部分的调试 | 第67-70页 |
·高速切换锁相源的调试 | 第70-72页 |
·锁相环相位噪声测试结果 | 第71页 |
·锁相环杂散测试结果 | 第71-72页 |
·高速开关隔离度静态测量 | 第72页 |
·调制器电路的调试 | 第72-73页 |
·测试结果与分析 | 第73-78页 |
·系统杂散的测试结果 | 第73-74页 |
·系统相位噪声的测试结果 | 第74-75页 |
·跳频规律以及跳频时间的测试与分析 | 第75-77页 |
·结果分析 | 第77-78页 |
第六章 结论 | 第78-80页 |
·本文的贡献 | 第78页 |
·下一步工作 | 第78-80页 |
致谢 | 第80-81页 |
参考文献 | 第81-84页 |
攻硕期间取得的研究成果 | 第84页 |
攻硕期间参与的科研项目 | 第84-85页 |
附录一 单片机程序流程图 | 第85-86页 |
附录二 系统照片集 | 第86-87页 |